Clos交换机核心模块设计与实现
摘要 | 第1-4页 |
ABSTRACT | 第4-7页 |
第一章 绪论 | 第7-17页 |
·研究背景 | 第7-8页 |
·高速局域网技术 | 第8-10页 |
·交换式以太网 | 第8页 |
·AFDX 技术 | 第8-10页 |
·交换网络结构分析 | 第10-15页 |
·单级交换网络结构 | 第11-13页 |
·多级交换网络结构 | 第13-15页 |
·论文工作和安排 | 第15-17页 |
第二章 Clos 交换机概要设计 | 第17-31页 |
·空间通信系统交换机需求分析 | 第17-18页 |
·Clos 交换机交换系统设计 | 第18-20页 |
·交换系统组网方案设计 | 第18-19页 |
·交换系统结构框图设计 | 第19-20页 |
·Clos 交换机设计方案 | 第20-31页 |
·交换机总体结构设计 | 第20-22页 |
·交换机输入级交换芯片设计 | 第22-27页 |
·交换机中间级交换芯片设计 | 第27-29页 |
·交换机输出级交换芯片设计 | 第29-31页 |
第三章 Clos 交换机核心模块设计与实现 | 第31-57页 |
·多级交换结构分组路由算法研究与实现 | 第31-45页 |
·多级交换结构分组路由需求分析 | 第31-32页 |
·多级交换结构分组路由机制比较 | 第32-34页 |
·多级交换结构分组路由调度现状 | 第34-38页 |
·正交链路路由算法原理概述 | 第38-43页 |
·正交链路选路模块设计与实现 | 第43-45页 |
·输入级交换单元关键模块设计与实现 | 第45-57页 |
·输入调度模块设计与实现 | 第46-48页 |
·输入总线模块设计与实现 | 第48-49页 |
·输出切片调度设计与实现 | 第49-54页 |
·输出总线模块设计与实现 | 第54-55页 |
·输出处理模块设计与实现 | 第55-57页 |
第四章 Clos 交换机核心模块硬件仿真及测试 | 第57-67页 |
·仿真工具介绍 | 第57-58页 |
·Clos 交换机核心模块硬件仿真与分析 | 第58-63页 |
·正交链路选路控制模块时序仿真分析 | 第58-59页 |
·输入调度模块时序仿真分析 | 第59-60页 |
·输入总线模块时序仿真分析 | 第60-61页 |
·输出切片调度模块时序仿真分析 | 第61页 |
·输出总线模块时序仿真分析 | 第61-62页 |
·输出处理模块时序仿真分析 | 第62-63页 |
·输入级交换单元板级测试验证 | 第63-67页 |
结束语 | 第67-69页 |
致谢 | 第69-71页 |
参考文献 | 第71-73页 |
研究成果 | 第73-74页 |