| 摘要 | 第1-4页 |
| Abstract | 第4-10页 |
| 第一章 绪论 | 第10-14页 |
| ·课题的目的和意义 | 第10-11页 |
| ·课题的主要内容 | 第11页 |
| ·论文组织安排 | 第11-14页 |
| 第二章 SpaceWire技术及其国内外研究进展 | 第14-36页 |
| ·星载数据传输网络概况 | 第14-15页 |
| ·SpaceWire技术 | 第15-29页 |
| ·SpaceWire标准发展历程 | 第15-16页 |
| ·SpaceWire标准内容 | 第16-26页 |
| ·SpaceWire链路的容错能力 | 第26-29页 |
| ·SpaceWire的国内外研究情况 | 第29-34页 |
| ·SpaceWire的空间应用情况 | 第34-36页 |
| 第三章 SpaceWire Codec及CPU接口整体设计 | 第36-50页 |
| ·FPGA选型 | 第36-39页 |
| ·整体设计目标 | 第39-40页 |
| ·模块划分 | 第40-43页 |
| ·时钟分配 | 第43-45页 |
| ·复位处理 | 第45-50页 |
| 第四章 SpaceWire Codec及CPU接口实现 | 第50-76页 |
| ·Codec模块实现 | 第50-62页 |
| ·控制器模块 | 第50-52页 |
| ·发送端模块 | 第52-58页 |
| ·接收端模块 | 第58-62页 |
| ·cpu_if模块实现 | 第62-66页 |
| ·spw_reg 模块实现 | 第66-67页 |
| ·pll模块实现 | 第67页 |
| ·syn_reset模块实现 | 第67页 |
| ·异步设计 | 第67-69页 |
| ·Codec和CPU接口的后端实现 | 第69-76页 |
| ·综合 | 第69-70页 |
| ·布局布线 | 第70-74页 |
| ·下载 | 第74-76页 |
| 第五章 SpaceWire Codec验证 | 第76-90页 |
| ·功能和时序仿真 | 第76-79页 |
| ·板上调试 | 第79-90页 |
| ·硬件验证平台 | 第79-81页 |
| ·调试软件设计 | 第81-83页 |
| ·调试过程及结果 | 第83-88页 |
| ·调试结果分析 | 第88-90页 |
| 第六章 总结与展望 | 第90-94页 |
| ·总结 | 第90页 |
| ·存在的问题和改进方法 | 第90-92页 |
| ·展望 | 第92-94页 |
| 参考文献 | 第94-96页 |
| 攻读硕士学位期间发表的论文 | 第96-97页 |
| 致谢 | 第97页 |