摘要 | 第1-6页 |
Abstract | 第6-9页 |
第一章 绪论 | 第9-13页 |
·频率合成技术的概念及其主要技术指标 | 第9-10页 |
·频率合成技术的研究现状 | 第10-11页 |
·本文的主要工作 | 第11-13页 |
第二章 频率合成技术的基本理论 | 第13-29页 |
·PLL频率合成基本理论 | 第13-20页 |
·PLL的结构及基本原理 | 第13-16页 |
·PLL的相位模型和动态方程 | 第16-17页 |
·PLL主要特性分析 | 第17-20页 |
·DDS频率合成基本理论 | 第20-29页 |
·DDS频率合成的原理与结构 | 第20-23页 |
·DDS的理想输出频谱 | 第23-24页 |
·DDS的杂散特性分析 | 第24-28页 |
·相位截断产生的杂散 | 第25-26页 |
·幅度量化产生的杂散 | 第26-27页 |
·DAC带来的杂散 | 第27-28页 |
·DDS的相位噪声分析 | 第28-29页 |
第三章 DDS+PLL频率合成系统设计 | 第29-38页 |
·DDS+PLL频率合成系统方案设计及杂散分析 | 第29-32页 |
·系统主要器件选择 | 第32-38页 |
·DDS芯片AD9850的性能及参数设置 | 第32-34页 |
·频率合成芯片性能及参数设置 | 第34-35页 |
·VCO的性能 | 第35-36页 |
·混频器的性能 | 第36-38页 |
第四章 VHF段频率合成器设计与实现 | 第38-53页 |
·VHF段频率合成器设计 | 第38-39页 |
·频率合成器的主要指标 | 第38页 |
·方案选择 | 第38-39页 |
·VHF段频率合成器实现 | 第39-52页 |
·DDS模块设计 | 第39-44页 |
·DDS模块技术指标及相关参数 | 第39-40页 |
·DDS模块电路设计 | 第40-44页 |
·PLL模块设计 | 第44-49页 |
·PLL模块技术指标及相关参数 | 第44页 |
·PLL模块电路设计 | 第44-49页 |
·单片机控制设计 | 第49-50页 |
·跳频时间、相噪分析及系统实验结果 | 第50-52页 |
·跳频时间 | 第50页 |
·相噪分析 | 第50-51页 |
·测试结果 | 第51-52页 |
·设计中遇到的实际问题及解决办法 | 第52-53页 |
结束语 | 第53-54页 |
参考文献 | 第54-57页 |
致谢 | 第57-58页 |
附录A 攻读学位期间发表的论文 | 第58-59页 |
附录B 整体实物图 | 第59-60页 |
附录C DDS的MATLAB实现及其截断误差分析程序 | 第60-61页 |
附录D 单片机控制DDS芯片AD9850的程序 | 第61页 |