基于TMS320DM6446的嵌入式视频系统设计
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-9页 |
| 前言 | 第9-11页 |
| ·本课题研究的背景和意义 | 第9-10页 |
| ·论文完成的工作 | 第10页 |
| ·论文的组织 | 第10-11页 |
| 第一章 嵌入式系统原理 | 第11-15页 |
| ·嵌入式系统概述 | 第11-12页 |
| ·嵌入式处理器 | 第12页 |
| ·嵌入式操作系统 | 第12-14页 |
| ·嵌入式视频系统 | 第14-15页 |
| 第二章 TMS320DM6446结构特点与功能 | 第15-29页 |
| ·TMS320DM6446概述 | 第15-16页 |
| ·DSP子系统 | 第16-19页 |
| ·概述 | 第16-17页 |
| ·存储器组织 | 第17-18页 |
| ·DSP中断控制器 | 第18页 |
| ·DSP带宽管理 | 第18-19页 |
| ·DSP存储器保护机制 | 第19页 |
| ·ARM子系统 | 第19-27页 |
| ·概述 | 第19-21页 |
| ·存储器组织 | 第21页 |
| ·DM6446总线共享 | 第21-26页 |
| ·DM6446总线共享机制 | 第21-22页 |
| ·EDMA3控制器 | 第22-23页 |
| ·EDMA3数据结构 | 第23页 |
| ·EDMA3参数RAM | 第23-25页 |
| ·链接和连锁 | 第25-26页 |
| ·ARM与 DSP的集成 | 第26-27页 |
| ·视频处理子系统 | 第27-29页 |
| ·视频前端(VPFE) | 第27-28页 |
| ·视频后端(VPBE) | 第28-29页 |
| 第三章 基于 DM6446视频系统的硬件设计 | 第29-44页 |
| ·硬件系统总体设计 | 第31页 |
| ·视频解码模块 | 第31-32页 |
| ·音频编解码模块 | 第32-33页 |
| ·外围存储器 | 第33-36页 |
| ·DDR2存储器 | 第33-34页 |
| ·NAND Flash | 第34-36页 |
| ·CPLD逻辑控制模块 | 第36-37页 |
| ·I~2C扩展 GPIO模块 | 第37-38页 |
| ·网络接口模块 | 第38-39页 |
| ·USB接口模块 | 第39-41页 |
| ·USB系统结构 | 第39-40页 |
| ·USB接口电路 | 第40-41页 |
| ·复位电路 | 第41-42页 |
| ·硬件设计与调试注意事项 | 第42-44页 |
| 第四章 基于 DM6446视频系统的软件设计 | 第44-60页 |
| ·TMS320DM6446的初始化 | 第44-46页 |
| ·外围设备程序设计 | 第46-60页 |
| ·视频模块程序设计 | 第46-48页 |
| ·音频模块程序设计 | 第48-50页 |
| ·Flash程序设计 | 第50-55页 |
| ·NOR Flash程序设计 | 第50-52页 |
| ·NAND Flash程序设计 | 第52-55页 |
| ·USB程序设计 | 第55-57页 |
| ·网口程序设计 | 第57-60页 |
| ·MDIO接口 | 第57页 |
| ·以太网描述符 | 第57-59页 |
| ·程序实现 | 第59-60页 |
| 第五章 DM6446系统启动与LINUX操作系统 | 第60-70页 |
| ·DM6446系统启动过程 | 第60页 |
| ·NAND Flash启动方式 | 第60-62页 |
| ·UART启动方式 | 第62-63页 |
| ·Boot-Loader概述 | 第63-67页 |
| ·Stagel的实现过程 | 第64-66页 |
| ·板级设备初始化 | 第66页 |
| ·烧写NOR代码实现过程 | 第66-67页 |
| ·操作系统内核编译和引导 | 第67-70页 |
| ·安装开发工具和系统基本软件 | 第67页 |
| ·操作系统编译 | 第67-68页 |
| ·启动引导 | 第68-70页 |
| 第六章 系统算法设计 | 第70-78页 |
| ·系统算法架构 | 第70-72页 |
| ·编解码算法设计 | 第72-75页 |
| ·主线程 | 第72-73页 |
| ·控制线程 | 第73-74页 |
| ·视频线程 | 第74-75页 |
| ·显示线程 | 第75页 |
| ·编解码服务器设计 | 第75-77页 |
| ·本章小结 | 第77-78页 |
| 结论 | 第78-79页 |
| 附图1:视频模块 | 第79-80页 |
| 附图2:音频模块 | 第80-81页 |
| 附图3:DDR2存储器 | 第81-82页 |
| 附图4:CPLD模块 | 第82-83页 |
| 附图5:网口模块 | 第83-84页 |
| 参考文献 | 第84-87页 |
| 致谢 | 第87-88页 |
| 攻读研究生期间发表过的论文 | 第88页 |