MDIO接口逻辑设计及其FPGA验证
摘要 | 第1-5页 |
Abstract | 第5-8页 |
第一章 绪论 | 第8-14页 |
·课题背景及意义 | 第8页 |
·IP重用介绍 | 第8-11页 |
·IP重用的目的及意义 | 第9-10页 |
·IP的分类 | 第10页 |
·IP重用设计的主要思想和基本原则 | 第10-11页 |
·IP重用设计流程 | 第11页 |
·论文内容安排 | 第11-14页 |
第二章 开发工具介绍 | 第14-18页 |
·Verilog HDL语言介绍 | 第14页 |
·nLint设计规则检查工具介绍 | 第14-15页 |
·Vera验证语言介绍 | 第15-16页 |
·FPGA以及Quatus II开发软件介绍 | 第16-18页 |
·FPGA | 第16-17页 |
·Quatus II开发软件 | 第17-18页 |
第三章 MDIO接口概述 | 第18-22页 |
·MDIO接口模块应用环境 | 第18-19页 |
·MDIO接口协议介绍 | 第19-22页 |
·MDC时钟 | 第19页 |
·MDIO串行数据 | 第19-20页 |
·数据帧的定义 | 第20-22页 |
第四章 MDIO接口IP核设计实现 | 第22-36页 |
·总体结构与实现目标 | 第22-25页 |
·实现目标 | 第22-24页 |
·总体结构框架 | 第24-25页 |
·子模块设计实现 | 第25-31页 |
·CLK_GEN子模块设计 | 第25页 |
·REG_MANAGE子模块设计 | 第25-28页 |
·OP_MODE_SEL子模块设计 | 第28-30页 |
·MDIO_IF子模块设计 | 第30-31页 |
·MDIO接口顶层模块 | 第31页 |
·设计方法总结 | 第31-36页 |
·面向综合的设计方法 | 第31-33页 |
·有限状态机(FSM)设计方法 | 第33-36页 |
第五章 MDIO接口模块验证实现 | 第36-46页 |
·MDIO接口模块的仿真验证 | 第36-41页 |
·仿真验证环境介绍 | 第36-37页 |
·总线功能模型(BFM)设计 | 第37-40页 |
·比较模型设计(Compare) | 第40页 |
·测试命令集(Commands) | 第40页 |
·仿真测试向量及结果 | 第40-41页 |
·MDIO接口模块的FPGA验证 | 第41-44页 |
·FPGA验证环境介绍 | 第42页 |
·测试向量与仿真结果 | 第42-44页 |
·小结 | 第44-46页 |
第六章 结束语 | 第46-48页 |
致谢 | 第48-50页 |
参考文献 | 第50-52页 |
研究成果 | 第52-54页 |
附录A PHY控制寄存器和状态寄存器 | 第54-58页 |
附录B REG_MANAGE子模块寄存器集 | 第58页 |