摘要 | 第1-5页 |
Abstract | 第5-8页 |
第一章 绪论 | 第8-13页 |
·研究背景 | 第8页 |
·本课题的意义 | 第8-9页 |
·国内外研究进展 | 第9-11页 |
·课题来源及本文的工作 | 第11-13页 |
第二章 新型测频方法研究及可行性分析 | 第13-30页 |
·传统测频方法简介 | 第13-22页 |
·新型内插法研究 | 第22-28页 |
·新型测频模块总体设计方案 | 第28-30页 |
第三章 用FPGA 实现移相时钟测频算法 | 第30-60页 |
·FPGA 器件的结构、特点与选择 | 第30-33页 |
·FPGA 内嵌锁相环实现时钟移相的原理 | 第33-38页 |
·STRATIX2 系列FPGA 的时钟网络 | 第38-40页 |
·移相时钟测频法实现 | 第40-57页 |
·优化设计 | 第57-60页 |
第四章 测频模块外围电路设计 | 第60-71页 |
·恒温晶振电路 | 第60-64页 |
·整形放大电路 | 第64-67页 |
·脉冲宽度检测电路 | 第67-68页 |
·接口单元 | 第68-71页 |
第五章 信号频率测量结果及误差分析 | 第71-79页 |
·恒温晶振输出频率稳定度测试 | 第71-72页 |
·FPGA 内部计数器输入时钟相位仿真测试 | 第72-73页 |
·FPLL 输出时钟在FPGA 内部走线延迟仿真测试 | 第73-74页 |
·理论误差分析 | 第74-75页 |
·实际测频结果 | 第75-79页 |
第六章 结论与展望 | 第79-80页 |
致谢 | 第80-81页 |
参考文献 | 第81-83页 |
作者攻硕期间取得的成果 | 第83-84页 |
附录 | 第84-87页 |