H.264视频标准的FPGA解码器实现研究
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 1 概论 | 第7-13页 |
| ·数字视频标准发展历程 | 第7-9页 |
| ·H.264 的现状、特点及其优势 | 第9-11页 |
| ·本文的主要内容和安排 | 第11-13页 |
| 2 H.264 视频标准介绍 | 第13-25页 |
| ·熵编码 | 第13-15页 |
| ·反量化、反离散余弦变换(IDCT) | 第15-17页 |
| ·帧内预测 | 第17-19页 |
| ·帧间预测 | 第19-20页 |
| ·去块效应滤波 | 第20-25页 |
| 3 H.264 的FPGA 系统方案 | 第25-34页 |
| ·系统开发环境 | 第25-26页 |
| ·系统总体结构 | 第26-30页 |
| ·接收模块 | 第30-31页 |
| ·解码模块 | 第31-33页 |
| ·显示模块 | 第33-34页 |
| 4 H.264 解码器的详细设计和实现 | 第34-60页 |
| ·解析模块(PARSER) | 第34-43页 |
| ·IDCT、反量化模块 | 第43-47页 |
| ·帧内预测模块 | 第47页 |
| ·帧间预测模块 | 第47-50页 |
| ·去块效应滤波器 | 第50-57页 |
| ·缓冲模块 | 第57-60页 |
| 5 试验结果分析 | 第60-64页 |
| 6 结束语与展望 | 第64-66页 |
| 致谢 | 第66-67页 |
| 参考文献 | 第67-70页 |
| 附录一 攻读硕士学位期间发表的论文目录 | 第70页 |