摘要 | 第1-4页 |
Abstract | 第4-8页 |
第1章 绪论 | 第8-13页 |
·国内外10GBIT/S EPON发展现状及趋势 | 第8-9页 |
·从1GBIT/S EPON平滑升级到10GBIT/S EPON | 第9-10页 |
·本课题研究内容及创新点 | 第10-13页 |
第2章 10GBIT/S EPON简介 | 第13-16页 |
·10GBIT/S EPON标准化的发展状况 | 第13-14页 |
·10GBIT/S EPON标准的范围 | 第14-15页 |
·10GBIT/S EPON技术综述 | 第15-16页 |
第3章 10GBIT/S EPON物理层描述 | 第16-21页 |
·调和子层 | 第17页 |
·物理编码子层 | 第17-18页 |
·物理媒质附加子层 | 第18-19页 |
·物理媒质独立子层 | 第19页 |
·XGMII接口 | 第19-21页 |
第4章 10GBIT/S EPON物理层关键技术的研究 | 第21-49页 |
·64B/66B编解码研究 | 第21-34页 |
·64B/66B的特点 | 第21页 |
·64B/66B传输码流程 | 第21-23页 |
·64B/66B数据块与控制块结构 | 第23-25页 |
·64B/66B编码电路设计 | 第25-28页 |
·64B/66B解码电路设计 | 第28-30页 |
·扰码电路 | 第30-31页 |
·解扰电路 | 第31-32页 |
·变速箱电路 | 第32-33页 |
·同步电路 | 第33-34页 |
·RS(255,223)编译码研究 | 第34-49页 |
·RS(255,223)定义 | 第34页 |
·有限域的乘法 | 第34-40页 |
·有限域上的求逆算法 | 第40-41页 |
·RS(225,223)码的编码算法与编码器结构 | 第41-42页 |
·RS(225,223)码的译码算法与译码器结构 | 第42-49页 |
第5章 10GBIT/S EPON物理层电路设计与实现 | 第49-77页 |
·10GBIT/S EPON物理层电路模块功能描述 | 第49-50页 |
·调和子层电路设计与实现 | 第50-58页 |
·发送方向子模块——RS_tx | 第51-55页 |
·接收方向子模块——RS_rx | 第55-58页 |
·物理编码子层电路设计与实现 | 第58-75页 |
·发送方向子模块——PCS_tx | 第60-67页 |
·接收方向子模块——PCS_rx | 第67-75页 |
·仿真波形 | 第75-77页 |
第6章 总结与展望 | 第77-78页 |
参考文献 | 第78-80页 |
致谢 | 第80-81页 |
附录1 攻读硕士学位期间发表的论文 | 第81-82页 |
附录2 主要英文缩写语对照表 | 第82-83页 |
附录3 并行64步并行扰码函数 | 第83-87页 |
附录4 并行64步并行解扰码函数 | 第87-90页 |