| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-9页 |
| ·课题背景和意义 | 第7页 |
| ·发展前景 | 第7-8页 |
| ·本文主要工作 | 第8-9页 |
| 第二章 高速高精度ADC 设计的理论基础 | 第9-21页 |
| ·模数转换系统参数的定义 | 第9-11页 |
| ·频域分析理论 | 第11-17页 |
| ·频域分析的引入 | 第11-12页 |
| ·基于FFT 的分析原理 | 第12页 |
| ·频率分辨率 | 第12-13页 |
| ·频谱泄漏 | 第13-15页 |
| ·窗函数的选择 | 第15-17页 |
| ·高速板设计理论 | 第17-21页 |
| ·特征阻抗的物理含义 | 第17-18页 |
| ·特性阻抗的计算 | 第18-19页 |
| ·总线阻抗匹配与端接 | 第19-20页 |
| ·串扰 | 第20-21页 |
| 第三章 硬件电路设计 | 第21-35页 |
| ·系统的组成原理和技术指标 | 第21页 |
| ·系统组成原理 | 第21页 |
| ·技术指标要求 | 第21页 |
| ·硬件的总体架构 | 第21-23页 |
| ·各个模块的功能和硬件实现 | 第23-32页 |
| ·模拟通道模块 | 第23-26页 |
| ·数据采样模块 | 第26-27页 |
| ·时钟模块 | 第27-29页 |
| ·数据处理模块 | 第29-30页 |
| ·芯片程序加载部分 | 第30-31页 |
| ·电源模块 | 第31-32页 |
| ·PCB 制作 | 第32-35页 |
| 第四章 系统软件设计 | 第35-43页 |
| ·Visual DSP++简介 | 第35-36页 |
| ·数据处理主程序编写 | 第36-41页 |
| ·初始化程序 | 第37页 |
| ·读取、整理数据部分 | 第37-38页 |
| ·FFT 程序 | 第38-39页 |
| ·积累 | 第39-40页 |
| ·求模 | 第40页 |
| ·选主频、最大最小频率 | 第40-41页 |
| ·加载程序的编写 | 第41-43页 |
| 第五章 系统调试与结果分析 | 第43-49页 |
| ·系统调试 | 第43-44页 |
| ·电源系统调试 | 第43页 |
| ·时钟信号调试 | 第43页 |
| ·模拟信号调试 | 第43-44页 |
| ·对FPGA 和DSP 的调试 | 第44页 |
| ·对AD9445 和AD9516 的调试 | 第44页 |
| ·系统功能验证 | 第44-45页 |
| ·系统改进 | 第45-47页 |
| ·系统指标测试 | 第47-49页 |
| 第六章 高速高精度采样的新方案 | 第49-53页 |
| ·原方案的不足和局限性 | 第49页 |
| ·双通道14 位、800Msps 的ADC 的总体结构 | 第49-50页 |
| ·器件介绍 | 第50-51页 |
| ·ADS5474 介绍 | 第50页 |
| ·Virtex5 FXT 介绍 | 第50-51页 |
| ·新方案的几点说明 | 第51-53页 |
| 第七章 结束语 | 第53-55页 |
| 致谢 | 第55-57页 |
| 参考文献 | 第57-59页 |
| 研究成果 | 第59-60页 |
| 附录A | 第60-61页 |
| 附录B | 第61-63页 |