某雷达信号处理机的优化设计与实现
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-9页 |
·论文产生的背景及意义 | 第7-8页 |
·论文的主要内容和工作安排 | 第8-9页 |
第二章 某雷达的信号处理过程及其工作原理 | 第9-29页 |
·引言 | 第9页 |
·接收相干的原理和性能分析 | 第9-13页 |
·接收相干处理算法的原理 | 第9-12页 |
·接收相干方法比较与DSU性能分析 | 第12-13页 |
·动目标显示(MTI) | 第13-29页 |
·雷达杂波 | 第13-15页 |
·杂波抑制和改善因子 | 第15-17页 |
·动目标显示(MTI)的基本原理 | 第17-22页 |
·盲速及参差周期滤波器 | 第22-26页 |
·系统不稳定的限制 | 第26-29页 |
第三章 信号处理机的硬件环境和总体设计 | 第29-39页 |
·信号处理机的硬件环境 | 第29-33页 |
·信号处理板组成 | 第29-31页 |
·FPGA芯片的基本功能和特点 | 第31-32页 |
·ADSP TS201S的基本构成和性能指标 | 第32-33页 |
·信号处理机的总体设计 | 第33-39页 |
·多工作模式管理 | 第34页 |
·总体设计思路 | 第34-38页 |
·数据信息传递与控制方式 | 第38-39页 |
第四章 处理机功能模块设计及优化 | 第39-57页 |
·接收相干处理模块 | 第39-45页 |
·接收相干过程和时序 | 第39-41页 |
·接收相干FPGA程序设计 | 第41-45页 |
·动目标显示模块 | 第45-51页 |
·动目标显示方案设计 | 第45-48页 |
·动目标显示DSP程序设计 | 第48-51页 |
·DSP程序优化 | 第51-55页 |
·程序优化方法 | 第51-53页 |
·程序执行时间预算和自检 | 第53-55页 |
·仿真测试结果 | 第55-57页 |
结束语 | 第57-59页 |
致谢 | 第59-61页 |
参考文献 | 第61-63页 |
作者在读期间的研究成果 | 第63页 |