一种针对计算密集型任务的异构多核结构的设计与研究
摘要 | 第1-7页 |
ABSTRACT | 第7-13页 |
1 绪论 | 第13-17页 |
·研究背景 | 第13-14页 |
·相关研究 | 第14-15页 |
·研究目标和主要工作 | 第15-16页 |
·组织结构 | 第16-17页 |
2 多核结构与设计 | 第17-28页 |
·多核体系结构 | 第17-23页 |
·同构多核结构 | 第17-18页 |
·异构多核结构 | 第18-22页 |
·多核结构分析 | 第22-23页 |
·设计关键 | 第23-27页 |
·处理单元 | 第23-24页 |
·存储器层次 | 第24-25页 |
·核间通信 | 第25-26页 |
·总线设计 | 第26页 |
·低功耗设计 | 第26-27页 |
·本章小结 | 第27-28页 |
3 异构多核结构设计 | 第28-33页 |
·方案提出 | 第28-29页 |
·特点分析 | 第28页 |
·结构分析 | 第28-29页 |
·设计方案 | 第29页 |
·异构结构 | 第29-31页 |
·总体结构 | 第29-30页 |
·处理核缓存 | 第30-31页 |
·存储方式 | 第31页 |
·片上互联 | 第31页 |
·本章小结 | 第31-33页 |
4 结构仿真模型实现 | 第33-47页 |
·SoCLib | 第33-34页 |
·SoCLib 概述 | 第33页 |
·SoCLib 仿真 | 第33-34页 |
·异构多核搭建 | 第34-36页 |
·结构仿真模型 | 第34-35页 |
·顶层文件 | 第35-36页 |
·DSP 模块 | 第36-42页 |
·C54x DSP 介绍 | 第37-38页 |
·DSP 模块结构 | 第38-39页 |
·DSP 类的定义 | 第39-41页 |
·DSP 实现原理 | 第41-42页 |
·其他模块 | 第42-45页 |
·GMN 模块 | 第42-44页 |
·Segment 模块 | 第44-45页 |
·地址映射 | 第45-46页 |
·DSP 地址映射 | 第45页 |
·地址映射表 | 第45-46页 |
·本章小结 | 第46-47页 |
5 仿真模型上层设计 | 第47-54页 |
·核间通信 | 第47-51页 |
·通信类型 | 第47页 |
·通信方式 | 第47页 |
·核间通信模型 | 第47-50页 |
·通信分析 | 第50-51页 |
·从核控制 | 第51-53页 |
·启动任务 | 第52页 |
·开始计算 | 第52页 |
·核间通信 | 第52-53页 |
·数据写回 | 第53页 |
·本章小结 | 第53-54页 |
6 系统验证与分析 | 第54-63页 |
·测试实验设计 | 第54-59页 |
·离散余弦变换 | 第54-55页 |
·测试任务 | 第55-57页 |
·任务数据搬运 | 第57页 |
·加速方案设计 | 第57-58页 |
·比较结构 | 第58-59页 |
·实验结果 | 第59-61页 |
·结构仿真波形 | 第59-60页 |
·实验数据 | 第60-61页 |
·本章小结 | 第61-63页 |
7 总结与展望 | 第63-65页 |
·总结 | 第63页 |
·展望 | 第63-65页 |
参考文献 | 第65-68页 |
致谢 | 第68-69页 |
攻读学位期间发表的学术论文 | 第69页 |