摘要 | 第1-7页 |
ABSTRACT | 第7-12页 |
第一章 绪论 | 第12-17页 |
·研究背景 | 第12页 |
·余数系统下的有限脉冲响应滤波器的国内外研究现状 | 第12-15页 |
·论文结构的安排 | 第15-17页 |
第二章 余数FIR 滤波器的体系架构及模集合的选择 | 第17-25页 |
·引言 | 第17-19页 |
·余数FIR 滤波器的体系架构 | 第19-21页 |
·模集合的选择 | 第21-24页 |
·本章小结 | 第24-25页 |
第三章 基于进位并行前缀计算的模加法器设计 | 第25-51页 |
·引言 | 第25页 |
·二进制加法器 | 第25-28页 |
·模2~n 加法器的设计 | 第28-34页 |
·进位链的前缀计算模型 | 第28-30页 |
·基于进位并行前缀计算的加法器 | 第30-34页 |
·具有唯一表示的并行模2~n-1 加法器的设计 | 第34-42页 |
·高速的模2~n+1 加法器的设计 | 第42-49页 |
·缩1 码模2~n+1 加法器 | 第42-48页 |
·集成的普通二进制数的模2~n+1 加法器 | 第48-49页 |
·本章小结 | 第49-51页 |
第四章 余数与二进制数之间的转换器 | 第51-70页 |
·引言 | 第51页 |
·二进制数至余数转换器 | 第51-55页 |
·余数至二进制数转换器 | 第55-69页 |
·基于CRT 的余数至二进制数转换的普适算法 | 第55-61页 |
·集合{2~n-1, 2~n, 2~n+1, 2~(n+1)-1, 2~(n-1)-1}下的余数至二进制 | 第61-69页 |
·本章小结 | 第69-70页 |
第五章 基于Booth 编码的模乘法器设计 | 第70-110页 |
·引言 | 第70页 |
·二进制乘法运算 | 第70-76页 |
·Booth 算法及其改进的算法 | 第71-75页 |
·Wallace 树(CSA 树) | 第75-76页 |
·模2~n 乘法器 | 第76-77页 |
·基于Booth 编码的模2~n-1 乘法器的设计 | 第77-82页 |
·基于Booth 编码的模2~n+1 乘法器的设计 | 第82-108页 |
·采用缩1 码的模2~n+1 乘法器 | 第83-94页 |
·适用于RNS FIR 滤波器的模2~n+1 乘法器 | 第94-108页 |
·本章小结 | 第108-110页 |
第六章 余数FIR 滤波器的实现 | 第110-123页 |
·引言 | 第110页 |
·余数FIR 滤波器的实现 | 第110-113页 |
·余数FIR 滤波器的性能和比较 | 第113-122页 |
·面积和延时的分析和比较 | 第114-118页 |
·功耗的分析和比较 | 第118-122页 |
·本章小结 | 第122-123页 |
结论 | 第123-125页 |
参考文献 | 第125-137页 |
攻读博士学位期间取得的研究成果 | 第137-139页 |
致谢 | 第139-141页 |
附录 | 第141页 |