首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

基于余数系统的FIR滤波器的研究

摘要第1-7页
ABSTRACT第7-12页
第一章 绪论第12-17页
   ·研究背景第12页
   ·余数系统下的有限脉冲响应滤波器的国内外研究现状第12-15页
   ·论文结构的安排第15-17页
第二章 余数FIR 滤波器的体系架构及模集合的选择第17-25页
   ·引言第17-19页
   ·余数FIR 滤波器的体系架构第19-21页
   ·模集合的选择第21-24页
   ·本章小结第24-25页
第三章 基于进位并行前缀计算的模加法器设计第25-51页
   ·引言第25页
   ·二进制加法器第25-28页
   ·模2~n 加法器的设计第28-34页
     ·进位链的前缀计算模型第28-30页
     ·基于进位并行前缀计算的加法器第30-34页
   ·具有唯一表示的并行模2~n-1 加法器的设计第34-42页
   ·高速的模2~n+1 加法器的设计第42-49页
     ·缩1 码模2~n+1 加法器第42-48页
     ·集成的普通二进制数的模2~n+1 加法器第48-49页
   ·本章小结第49-51页
第四章 余数与二进制数之间的转换器第51-70页
   ·引言第51页
   ·二进制数至余数转换器第51-55页
   ·余数至二进制数转换器第55-69页
     ·基于CRT 的余数至二进制数转换的普适算法第55-61页
     ·集合{2~n-1, 2~n, 2~n+1, 2~(n+1)-1, 2~(n-1)-1}下的余数至二进制第61-69页
   ·本章小结第69-70页
第五章 基于Booth 编码的模乘法器设计第70-110页
   ·引言第70页
   ·二进制乘法运算第70-76页
     ·Booth 算法及其改进的算法第71-75页
     ·Wallace 树(CSA 树)第75-76页
   ·模2~n 乘法器第76-77页
   ·基于Booth 编码的模2~n-1 乘法器的设计第77-82页
   ·基于Booth 编码的模2~n+1 乘法器的设计第82-108页
     ·采用缩1 码的模2~n+1 乘法器第83-94页
     ·适用于RNS FIR 滤波器的模2~n+1 乘法器第94-108页
   ·本章小结第108-110页
第六章 余数FIR 滤波器的实现第110-123页
   ·引言第110页
   ·余数FIR 滤波器的实现第110-113页
   ·余数FIR 滤波器的性能和比较第113-122页
     ·面积和延时的分析和比较第114-118页
     ·功耗的分析和比较第118-122页
   ·本章小结第122-123页
结论第123-125页
参考文献第125-137页
攻读博士学位期间取得的研究成果第137-139页
致谢第139-141页
附录第141页

论文共141页,点击 下载论文
上一篇:基于自然语言与记忆再重构的常识推理模型
下一篇:基于表面波驱动的等离子体天线及其阵列技术研究