| 目录 | 第1-9页 |
| 图片目录 | 第9-13页 |
| 表格目录 | 第13-15页 |
| 摘要 | 第15-16页 |
| ABSTRACT | 第16-18页 |
| 第一章 引言 | 第18-30页 |
| ·概述 | 第18-22页 |
| ·处理器 | 第18-19页 |
| ·数字信号处理芯片(DSP) | 第19-20页 |
| ·专用集成电路(ASIC) | 第20-21页 |
| ·现场可编程逻辑器件(FPGA) | 第21页 |
| ·可重构处理器 | 第21-22页 |
| ·选题意义 | 第22-26页 |
| ·研究背景 | 第22-24页 |
| ·研究现状及典型结构 | 第24-26页 |
| ·论文内容及创新点 | 第26-28页 |
| ·论文内容 | 第26-27页 |
| ·创新点 | 第27-28页 |
| 参考文献 | 第28-30页 |
| 第二章 几种无线通信基带系统分析 | 第30-46页 |
| ·射频标签读卡器基带系统 | 第30-32页 |
| ·无线通信局域网(WLAN)基带系统 | 第32-38页 |
| ·扰码(Scramble) | 第33页 |
| ·卷积编码(Convolution coding) | 第33-34页 |
| ·交织(Interleaving) | 第34-35页 |
| ·调制/星座图映射(Mapping) | 第35-37页 |
| ·快速反傅里叶变换(IFFT) | 第37页 |
| ·Viterbi译码 | 第37-38页 |
| ·MIMO-OFDM基带系统 | 第38-41页 |
| ·基带处理流程 | 第38-39页 |
| ·空时分组编解码算法分析 | 第39-41页 |
| ·本章小结 | 第41-42页 |
| 参考文献 | 第42-46页 |
| 第三章 用于无线通信基带算法的可重构处理平台 | 第46-74页 |
| ·可重构平台的设计思想 | 第46-47页 |
| ·可重构处理平台设计 | 第47-65页 |
| ·可重构功能单元核 | 第48-55页 |
| ·可重构算术运算单元(RAU) | 第48-51页 |
| ·可重构逻辑运算单元(RLU) | 第51-53页 |
| ·比特串行运算单元(BSU) | 第53-54页 |
| ·加法密集运算单元(AAU) | 第54-55页 |
| ·互联和存储结构 | 第55-59页 |
| ·初始版本设计 | 第55-56页 |
| ·改进的互联结构 | 第56-58页 |
| ·改进的存储结构 | 第58-59页 |
| ·逻辑控制引擎 | 第59-65页 |
| ·信息配置 | 第59-61页 |
| ·IFFT/FFT地址发生器 | 第61-65页 |
| ·测试环境及性能分析 | 第65-70页 |
| ·测试环境 | 第65-66页 |
| ·性能指标 | 第66-67页 |
| ·性能比较 | 第67-70页 |
| ·本章小结 | 第70-71页 |
| 参考文献 | 第71-74页 |
| 第四章 RFID读卡器基带算法映射 | 第74-88页 |
| ·算法映射 | 第74-83页 |
| ·资源分配 | 第74-75页 |
| ·发送端算法映射 | 第75-78页 |
| ·接收端算法映射 | 第78-83页 |
| ·系统实现及验证 | 第83-86页 |
| ·本章小结 | 第86页 |
| 参考文献 | 第86-88页 |
| 第五章 MIMO-OFDM基带系统关键算法映射 | 第88-100页 |
| ·128-FFT算法映射 | 第88-92页 |
| ·运算方法 | 第88-89页 |
| ·算法映射 | 第89-92页 |
| ·STBD算法映射 | 第92-96页 |
| ·符号检测算法 | 第93-94页 |
| ·映射过程 | 第94-96页 |
| ·性能分析及比较 | 第96-98页 |
| ·性能分析 | 第96-98页 |
| ·映射方法优化对性能的改善 | 第98页 |
| ·小结 | 第98页 |
| 参考文献 | 第98-100页 |
| 第六章 自适应UCD/STBC编解码系统设计 | 第100-112页 |
| ·Matlab软件模型 | 第101-104页 |
| ·UCD算法分析 | 第101页 |
| ·UCD+STBC算法分析 | 第101-103页 |
| ·自适应算法 | 第103-104页 |
| ·算法映射 | 第104-108页 |
| ·配置策略 | 第104-105页 |
| ·预编码 | 第105-106页 |
| ·SIC-MMSE解码 | 第106-108页 |
| ·性能测试 | 第108-110页 |
| ·Matlab模型测试分析 | 第108-109页 |
| ·硬件测试分析 | 第109-110页 |
| ·本章小结 | 第110页 |
| 参考文献 | 第110-112页 |
| 第七章 存储比特优化的LDPC解码器设计 | 第112-128页 |
| ·LDPC解码算法分析 | 第112-115页 |
| ·系统建模 | 第115-118页 |
| ·编解码系统模型 | 第115-116页 |
| ·系统仿真 | 第116-118页 |
| ·解码器设计 | 第118-124页 |
| ·设计思想及参数定义 | 第118-120页 |
| ·功能单元设计(BNP/CNP) | 第120-121页 |
| ·存储结构设计 | 第121-122页 |
| ·类-状态机结构的数据流控制器 | 第122-124页 |
| ·性能测试和比较 | 第124-125页 |
| ·本章小结 | 第125-126页 |
| 参考文献 | 第126-128页 |
| 第八章 论文总结与展望 | 第128-132页 |
| ·论文总结 | 第128-129页 |
| ·展望 | 第129-132页 |
| 致谢 | 第132-134页 |
| 攻读学位期间取得的研究成果 | 第134-136页 |