摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第11-12页 |
缩略语对照表 | 第12-15页 |
第一章 绪论 | 第15-25页 |
1.1 研究背景及选题意义 | 第15-16页 |
1.2 数字通信理论 | 第16-20页 |
1.2.1 数字通信系统 | 第16-17页 |
1.2.2 常用的信道模型 | 第17-19页 |
1.2.3 纠错码简介 | 第19-20页 |
1.3 LDPC码的译码算法研究现状 | 第20-22页 |
1.4 本文的主要工作和内容安排 | 第22-25页 |
第二章 LDPC码理论基础和多核技术 | 第25-39页 |
2.1 LDPC码理论基础 | 第25-27页 |
2.1.1 线性分组码 | 第25-26页 |
2.1.2 LDPC码 | 第26-27页 |
2.2 LDPC码的迭代译码算法 | 第27-32页 |
2.2.1 硬判决译码算法 | 第28-29页 |
2.2.2 软判决译码算法 | 第29-32页 |
2.3 多核相关技术 | 第32-38页 |
2.3.1 多核CPU体系结构 | 第32-33页 |
2.3.2 并行编程方法 | 第33-35页 |
2.3.3 OpenMP | 第35-37页 |
2.3.4 SSE指令集 | 第37-38页 |
2.4 本章小结 | 第38-39页 |
第三章 洪泛调度方式下MS译码算法的并行化方案 | 第39-63页 |
3.1 洪泛调度方式下MS译码算法 | 第39-42页 |
3.2 洪泛调度方式下MS译码算法的并行策略 | 第42-48页 |
3.2.1 消息并行 | 第42-45页 |
3.2.2 多码字并行 | 第45-46页 |
3.2.3 SSE指令并行 | 第46-48页 |
3.3 洪泛调度方式下并行化MS译码算法 | 第48-56页 |
3.3.1 消息并行结合SSE指令并行的并行化译码方案 | 第48-53页 |
3.3.2 多码字并行结合SSE指令并行的并行化译码方案 | 第53-56页 |
3.4 仿真结果与分析 | 第56-62页 |
3.4.1 并行化译码的正确性验证 | 第56-57页 |
3.4.2 并行化译码的加速比分析 | 第57-62页 |
3.5 本章小结 | 第62-63页 |
第四章 串行调度方式下MS译码算法的并行化方案 | 第63-79页 |
4.1 两种串行调度方式下的MS译码算法 | 第63-68页 |
4.1.1 分层调度方式下MS译码算法 | 第63-65页 |
4.1.2 Shuffled调度方式下MS译码算法 | 第65-68页 |
4.2 两种串行调度方式下并行化MS译码算法 | 第68-74页 |
4.2.1 并行性分析 | 第68-70页 |
4.2.2 分层调度方式下并行化MS译码算法 | 第70-72页 |
4.2.3 Shuffled调度方式下并行化MS译码算法 | 第72-74页 |
4.3 仿真结果与分析 | 第74-78页 |
4.3.1 并行化译码的正确性验证 | 第74-75页 |
4.3.2 并行化译码的加速比分析 | 第75-78页 |
4.4 本章小结 | 第78-79页 |
总结与展望 | 第79-81页 |
参考文献 | 第81-85页 |
致谢 | 第85-87页 |
作者简介 | 第87-88页 |