大规模类脑模拟仿真计算机体系结构的研究
摘要 | 第4-5页 |
ABSTRACT | 第5-6页 |
第一章 绪论 | 第11-21页 |
1.1 课题研究的背景和意义 | 第11-12页 |
1.2 国内外相关领域的研究现状 | 第12-19页 |
1.3 论文的研究内容及创新点 | 第19页 |
1.4 论文的章节安排 | 第19-21页 |
第二章 类脑计算机的概述及功能需求 | 第21-29页 |
2.1 类脑计算机概述 | 第21-22页 |
2.2 神经脉冲数据包组播传输的问题 | 第22-23页 |
2.3 高效板间互联的问题 | 第23-24页 |
2.4 脉冲通信的问题 | 第24-28页 |
2.4.1 神经元与内核节点映射 | 第24-26页 |
2.4.2 神经脉冲传递 | 第26-28页 |
2.5 本章小结 | 第28-29页 |
第三章 大规模类脑模拟仿真计算机模型设计 | 第29-45页 |
3.1 系统拓扑结构 | 第29-31页 |
3.2 组播路由系统 | 第31-37页 |
3.2.1 组播数据包格式 | 第31-32页 |
3.2.2 组播数据包传输设计 | 第32-33页 |
3.2.3 CAM结构及组播实现 | 第33-37页 |
3.3 互联互通架构 | 第37-42页 |
3.3.1 全网通信设计 | 第37页 |
3.3.2 板间板内通信设计 | 第37-39页 |
3.3.3 组间组内通信设计 | 第39-40页 |
3.3.4 吞吐量及延迟计算 | 第40-42页 |
3.4 软件系统 | 第42-44页 |
3.5 本章小结 | 第44-45页 |
第四章 大规模类脑模拟仿真计算机实验分析 | 第45-53页 |
4.1 板级结构选型及设计 | 第45-48页 |
4.1.1 CPU选型依据 | 第45页 |
4.1.2 其他板级结构设计依据 | 第45-48页 |
4.2 小规模类脑计算机的实现 | 第48-50页 |
4.3 大规模类脑计算机的实现 | 第50-51页 |
4.4 本章小结 | 第51-53页 |
总结与展望 | 第53-55页 |
参考文献 | 第55-60页 |
攻读硕士学位期间发表的论文和专利 | 第60-62页 |
致谢 | 第62页 |