首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--信号处理论文--数字信号处理论文

新型数值表征方法在现代数字信号处理中的应用研究

摘要第5-6页
ABSTRACT第6-7页
缩略词表第12-13页
第一章 绪论第13-19页
    1.1 研究背景第13-15页
    1.2 国内外研究现状第15-17页
        1.2.1 代数整数量化方法第15-16页
        1.2.2 余数系统第16-17页
    1.3 本文主要贡献与创新第17页
    1.4 本文结构安排第17-19页
第二章 代数整数量化表示及余数系统基本理论第19-35页
    2.1 代数整数量化方法基本理论第19-25页
        2.1.1 代数整数及运算第19-21页
        2.1.2 代数整数量化第21-24页
        2.1.3 代数整数量化数值系统第24-25页
    2.2 余数系统基本理论第25-32页
        2.2.1 余数系统第25-27页
        2.2.2 余数系统代数性质第27-28页
        2.2.3 余数系统基本运算单元第28-32页
    2.3 代数整数量化与余数系统的联合实现第32-34页
    2.4 本章小结第34-35页
第三章 基于代数整数量化方法的数字信号处理单元设计第35-56页
    3.1 引言第35页
    3.2 基于代数整数量化方法的FIR滤波器设计第35-42页
        3.2.1 研究背景第35-36页
        3.2.2 算法推导第36-38页
        3.2.3 硬件架构设计第38-40页
        3.2.4 测试结果及分析第40-42页
    3.3 基于代数整数量化方法的IIR滤波器设计第42-49页
        3.3.1 研究背景第42-43页
        3.3.2 算法推导第43-46页
        3.3.3 硬件架构设计第46-48页
        3.3.4 测试结果及分析第48-49页
    3.4 基于代数整数量化方法的2维FFT设计第49-55页
        3.4.1 研究背景第49-50页
        3.4.2 算法推导第50-52页
        3.4.3 硬件架构设计第52-53页
        3.4.4 测试结果及分析第53-55页
    3.5 本章小结第55-56页
第四章 基于余数系统的数字信号处理关键单元设计第56-71页
    4.1 引言第56页
    4.2 在余数基{2”-1,2”,2”+1}下的缩放单元设计第56-66页
        4.2.1 研究背景第56-57页
        4.2.2 算法推导第57-62页
        4.2.3 硬件架构设计第62-65页
        4.2.4 测试结果及分析第65-66页
    4.3 在余数基{2”-1,2”,2”+1}下的高动态范围乘法器设计第66-70页
        4.3.1 研究背景第66页
        4.3.2 算法推导第66-68页
        4.3.3 硬件架构设计第68-69页
        4.3.4 测试结果及分析第69-70页
    4.4 本章小结第70-71页
第五章 总结与展望第71-73页
    5.1 论文总结第71页
    5.2 工作展望第71-73页
致谢第73-74页
参考文献第74-79页
攻读硕士期间获得成果第79-80页
个人简介第80页

论文共80页,点击 下载论文
上一篇:大规模天线系统中的预编码及相关技术研究
下一篇:FBMC系统信道估计技术研究