摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
缩略词表 | 第12-13页 |
第一章 绪论 | 第13-19页 |
1.1 研究背景 | 第13-15页 |
1.2 国内外研究现状 | 第15-17页 |
1.2.1 代数整数量化方法 | 第15-16页 |
1.2.2 余数系统 | 第16-17页 |
1.3 本文主要贡献与创新 | 第17页 |
1.4 本文结构安排 | 第17-19页 |
第二章 代数整数量化表示及余数系统基本理论 | 第19-35页 |
2.1 代数整数量化方法基本理论 | 第19-25页 |
2.1.1 代数整数及运算 | 第19-21页 |
2.1.2 代数整数量化 | 第21-24页 |
2.1.3 代数整数量化数值系统 | 第24-25页 |
2.2 余数系统基本理论 | 第25-32页 |
2.2.1 余数系统 | 第25-27页 |
2.2.2 余数系统代数性质 | 第27-28页 |
2.2.3 余数系统基本运算单元 | 第28-32页 |
2.3 代数整数量化与余数系统的联合实现 | 第32-34页 |
2.4 本章小结 | 第34-35页 |
第三章 基于代数整数量化方法的数字信号处理单元设计 | 第35-56页 |
3.1 引言 | 第35页 |
3.2 基于代数整数量化方法的FIR滤波器设计 | 第35-42页 |
3.2.1 研究背景 | 第35-36页 |
3.2.2 算法推导 | 第36-38页 |
3.2.3 硬件架构设计 | 第38-40页 |
3.2.4 测试结果及分析 | 第40-42页 |
3.3 基于代数整数量化方法的IIR滤波器设计 | 第42-49页 |
3.3.1 研究背景 | 第42-43页 |
3.3.2 算法推导 | 第43-46页 |
3.3.3 硬件架构设计 | 第46-48页 |
3.3.4 测试结果及分析 | 第48-49页 |
3.4 基于代数整数量化方法的2维FFT设计 | 第49-55页 |
3.4.1 研究背景 | 第49-50页 |
3.4.2 算法推导 | 第50-52页 |
3.4.3 硬件架构设计 | 第52-53页 |
3.4.4 测试结果及分析 | 第53-55页 |
3.5 本章小结 | 第55-56页 |
第四章 基于余数系统的数字信号处理关键单元设计 | 第56-71页 |
4.1 引言 | 第56页 |
4.2 在余数基{2”-1,2”,2”+1}下的缩放单元设计 | 第56-66页 |
4.2.1 研究背景 | 第56-57页 |
4.2.2 算法推导 | 第57-62页 |
4.2.3 硬件架构设计 | 第62-65页 |
4.2.4 测试结果及分析 | 第65-66页 |
4.3 在余数基{2”-1,2”,2”+1}下的高动态范围乘法器设计 | 第66-70页 |
4.3.1 研究背景 | 第66页 |
4.3.2 算法推导 | 第66-68页 |
4.3.3 硬件架构设计 | 第68-69页 |
4.3.4 测试结果及分析 | 第69-70页 |
4.4 本章小结 | 第70-71页 |
第五章 总结与展望 | 第71-73页 |
5.1 论文总结 | 第71页 |
5.2 工作展望 | 第71-73页 |
致谢 | 第73-74页 |
参考文献 | 第74-79页 |
攻读硕士期间获得成果 | 第79-80页 |
个人简介 | 第80页 |