首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

8位高速折叠内插A/D转换器的设计

摘要第1-4页
Abstract第4-7页
第一章 绪论第7-11页
   ·研究背景第7页
   ·高速A/D 转换器的发展趋势第7-9页
   ·论文的主要工作第9-11页
第二章 A/D 转换器的概述第11-21页
   ·A/D 转换器的性能参数第11-15页
     ·静态参数第11-13页
     ·动态参数第13-15页
   ·高速A/D 转换器的几种结构以及趋势第15-20页
     ·全并行(Flash) A/D 转换器第15-16页
     ·两步式(Two-step) A/D 转换器第16页
     ·流水线式(Pipelined )A/D 转换器第16-17页
     ·内插式(Interpolating)A/D 转换器第17-18页
     ·折叠式(Folding)A/D 转换器第18-19页
     ·时间交叉存取A/D 转换器第19页
     ·高速A/D 转换器性能比较第19-20页
   ·本章小结第20-21页
第三章 折叠内插A/D 转换器以及设计考虑第21-35页
   ·折叠技术第21-27页
     ·折叠放大器第21-22页
     ·单端输入的折叠器第22-24页
     ·全差分输入的折叠器第24-25页
     ·动态性能第25-26页
     ·折叠器的设计考虑第26-27页
   ·内插技术第27-31页
     ·常见的内插电路结构第28-29页
     ·内插电路的设计考虑第29-31页
   ·折叠内插A/D 转换器的总体设计第31-33页
   ·本章小结第33-35页
第四章 折叠内插A/D 转换器的电路实现第35-59页
   ·采样保持电路第35-43页
     ·简单的MOS 开关采样电路第35-37页
     ·单位增益采样器第37-38页
     ·采样保持电路的设计第38-43页
     ·仿真结果第43页
   ·比较器第43-48页
     ·比较器的特性第44-45页
     ·比较器的设计第45-48页
   ·差分基准电压产生电路第48-51页
   ·折叠内插电路第51-54页
     ·折叠电路的设计第51-53页
     ·内插电阻网络第53-54页
   ·数字电路部分第54-58页
     ·时钟产生电路第54-56页
     ·编码电路第56-57页
     ·数字校正和同步输出电路第57-58页
   ·本章小结第58-59页
第五章 电路整体仿真及版图设计第59-69页
   ·整体电路仿真第59-60页
   ·静态参数和动态参数测试第60-63页
   ·动态参数测试第63-65页
   ·版图设计第65-67页
   ·本章小结第67-69页
第六章 总结与展望第69-71页
   ·总结第69页
   ·展望第69-71页
致谢第71-73页
参考文献第73-75页
研究成果第75-76页

论文共76页,点击 下载论文
上一篇:认知无线电中自适应调制解调器的FPGA实现
下一篇:高速、高精度CMOS D/A转换器匹配误差校准技术研究