一种极低信噪比下的帧同步方法及SDR平台实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
缩略语 | 第13-14页 |
第一章 绪论 | 第14-20页 |
1.1 研究背景 | 第14-15页 |
1.2 帧同步研究概述 | 第15-17页 |
1.3 数字通信概述 | 第17-18页 |
1.4 论文主要内容与架构 | 第18-20页 |
第二章 数字基带处理原理 | 第20-30页 |
2.1 全数字发收系统模型 | 第20页 |
2.2 调制与解调 | 第20-23页 |
2.3 成形滤波与匹配滤波 | 第23-27页 |
2.4 内插与抽取 | 第27-29页 |
2.5 本章小结 | 第29-30页 |
第三章 数字基带处理设计 | 第30-38页 |
3.1 数字基带处理流程 | 第30页 |
3.2 数字发射机设计 | 第30-34页 |
3.2.1 数字成形滤波 | 第30-31页 |
3.2.2 数字内插 | 第31-34页 |
3.2.3 数字上变频与D/A转换 | 第34页 |
3.3 数字接收机设计 | 第34-37页 |
3.3.1 A /D转换与数字下变频 | 第34页 |
3.3.2 数字抽取 | 第34-36页 |
3.3.3 数字匹配滤波 | 第36-37页 |
3.4 本章小结 | 第37-38页 |
第四章 极低信噪比下的帧同步设计 | 第38-61页 |
4.1 信号帧结构与帧同步标识码设计 | 第38-42页 |
4.2 并行相关帧同步检测算法 | 第42-45页 |
4.2.1 串并转换 | 第42-43页 |
4.2.2 相关计算 | 第43-44页 |
4.2.3 最大相关值判决准则 | 第44页 |
4.2.4 改进的判决准则 | 第44-45页 |
4.3 并行相关帧同步检测算法分析 | 第45-57页 |
4.3.1 帧同步算法数学模型 | 第45-48页 |
4.3.2 帧起点判决 | 第48-52页 |
4.3.3 判决值的选择 | 第52-56页 |
4.3.4 最大相关值判决准则的性能评估 | 第56-57页 |
4.3.5 改进的判决准则的性能评估 | 第57页 |
4.4 并行相关帧同步检测算法仿真 | 第57-60页 |
4.5 本章小结 | 第60-61页 |
第五章 帧同步检测算法在SDR平台上的实现 | 第61-80页 |
5.1 SDR平台简介 | 第61-66页 |
5.1.1 PC机 | 第62-63页 |
5.1.2 ML605基带板 | 第63-65页 |
5.1.3 FMC30RF射频板 | 第65-66页 |
5.2 数据处理流程 | 第66-70页 |
5.2.1 编码与组帧 | 第66页 |
5.2.2 噪声模拟 | 第66-67页 |
5.2.3 成形滤波与内插 | 第67页 |
5.2.4 射频处理 | 第67页 |
5.2.5 抽取与匹配滤波 | 第67-68页 |
5.2.6 帧同步检测与译码 | 第68页 |
5.2.7 信噪比估计 | 第68-70页 |
5.3 实验结果与分析 | 第70-79页 |
5.3.1 波形测试 | 第70-76页 |
5.3.2 信噪比估计测试 | 第76-77页 |
5.3.3 帧同步测试 | 第77-79页 |
5.4 本章小结 | 第79-80页 |
第六章 总结与展望 | 第80-82页 |
6.1 论文工作总结 | 第80-81页 |
6.2 论文工作展望 | 第81-82页 |
致谢 | 第82-83页 |
参考文献 | 第83-86页 |
硕士研究生期间的研究成果 | 第86-87页 |
个人简历 | 第87-88页 |
附件 | 第88-89页 |