首页--工业技术论文--无线电电子学、电信技术论文--通信论文--数据通信论文--数据传输技术论文

一种极低信噪比下的帧同步方法及SDR平台实现

摘要第5-6页
ABSTRACT第6-7页
缩略语第13-14页
第一章 绪论第14-20页
    1.1 研究背景第14-15页
    1.2 帧同步研究概述第15-17页
    1.3 数字通信概述第17-18页
    1.4 论文主要内容与架构第18-20页
第二章 数字基带处理原理第20-30页
    2.1 全数字发收系统模型第20页
    2.2 调制与解调第20-23页
    2.3 成形滤波与匹配滤波第23-27页
    2.4 内插与抽取第27-29页
    2.5 本章小结第29-30页
第三章 数字基带处理设计第30-38页
    3.1 数字基带处理流程第30页
    3.2 数字发射机设计第30-34页
        3.2.1 数字成形滤波第30-31页
        3.2.2 数字内插第31-34页
        3.2.3 数字上变频与D/A转换第34页
    3.3 数字接收机设计第34-37页
        3.3.1 A /D转换与数字下变频第34页
        3.3.2 数字抽取第34-36页
        3.3.3 数字匹配滤波第36-37页
    3.4 本章小结第37-38页
第四章 极低信噪比下的帧同步设计第38-61页
    4.1 信号帧结构与帧同步标识码设计第38-42页
    4.2 并行相关帧同步检测算法第42-45页
        4.2.1 串并转换第42-43页
        4.2.2 相关计算第43-44页
        4.2.3 最大相关值判决准则第44页
        4.2.4 改进的判决准则第44-45页
    4.3 并行相关帧同步检测算法分析第45-57页
        4.3.1 帧同步算法数学模型第45-48页
        4.3.2 帧起点判决第48-52页
        4.3.3 判决值的选择第52-56页
        4.3.4 最大相关值判决准则的性能评估第56-57页
        4.3.5 改进的判决准则的性能评估第57页
    4.4 并行相关帧同步检测算法仿真第57-60页
    4.5 本章小结第60-61页
第五章 帧同步检测算法在SDR平台上的实现第61-80页
    5.1 SDR平台简介第61-66页
        5.1.1 PC机第62-63页
        5.1.2 ML605基带板第63-65页
        5.1.3 FMC30RF射频板第65-66页
    5.2 数据处理流程第66-70页
        5.2.1 编码与组帧第66页
        5.2.2 噪声模拟第66-67页
        5.2.3 成形滤波与内插第67页
        5.2.4 射频处理第67页
        5.2.5 抽取与匹配滤波第67-68页
        5.2.6 帧同步检测与译码第68页
        5.2.7 信噪比估计第68-70页
    5.3 实验结果与分析第70-79页
        5.3.1 波形测试第70-76页
        5.3.2 信噪比估计测试第76-77页
        5.3.3 帧同步测试第77-79页
    5.4 本章小结第79-80页
第六章 总结与展望第80-82页
    6.1 论文工作总结第80-81页
    6.2 论文工作展望第81-82页
致谢第82-83页
参考文献第83-86页
硕士研究生期间的研究成果第86-87页
个人简历第87-88页
附件第88-89页

论文共89页,点击 下载论文
上一篇:抗毁SDN光网络资源优化设计研究
下一篇:新型结构激光发射天线设计及传输特性分析