3~16GHz宽覆盖频率合成器的研制
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-12页 |
| 第一章 引言 | 第12-17页 |
| ·雷达模拟器简介及发展状况 | 第12-13页 |
| ·频率合成技术简介 | 第13-15页 |
| ·课题简介及意义 | 第15-17页 |
| 第二章 频率合成器系统相位噪声和杂散的分析 | 第17-32页 |
| ·相位噪声理论及基本性质 | 第17-20页 |
| ·杂散分析 | 第20-21页 |
| ·锁相环的工作原理及相噪杂散分析 | 第21-28页 |
| ·锁相环的基本工作原理 | 第22页 |
| ·PLL 跟踪和捕捉以及锁定过程 | 第22-23页 |
| ·锁相环稳定性分析 | 第23-25页 |
| ·锁相环噪声性能 | 第25-28页 |
| ·分数分频锁相环技术 | 第28-29页 |
| ·整数分频锁相环与分数分频锁相环的比较 | 第29-30页 |
| ·混频器相噪与杂散特性 | 第30-32页 |
| 第三章 系统方案设计 | 第32-44页 |
| ·常用的混合频率合成方式 | 第32-37页 |
| ·DDS+PLL 频率合成 | 第32-35页 |
| ·直接频率合成+DDS | 第35-37页 |
| ·系统指标要求 | 第37-38页 |
| ·输入信号 | 第37页 |
| ·输出信号 | 第37-38页 |
| ·方案分析 | 第38-39页 |
| ·方案设计 | 第39-44页 |
| ·设计原则 | 第39-40页 |
| ·系统方案 | 第40-42页 |
| ·系统相位噪声和杂散分析 | 第42-44页 |
| 第四章 系统的硬件和软件实现 | 第44-60页 |
| ·系统具体设计方案 | 第44页 |
| ·锁相环本振的实现 | 第44-52页 |
| ·锁相芯片的选择 | 第44-47页 |
| ·锁相环的设计 | 第47-48页 |
| ·锁相环的调试 | 第48-52页 |
| ·输出功率控制 | 第52-56页 |
| ·控制系统的实现 | 第56-60页 |
| 第五章 结果分析与项目总结 | 第60-72页 |
| ·系统结构与实物 | 第60-62页 |
| ·系统测试及结果 | 第62-67页 |
| ·系统的相噪指标测试 | 第62-66页 |
| ·系统的杂散指标测试 | 第66-67页 |
| ·系统的功率指标测试 | 第67页 |
| ·测试结果分析与改进 | 第67-70页 |
| ·项目总结 | 第70-72页 |
| 第六章 结论 | 第72-73页 |
| 致谢 | 第73-74页 |
| 参考文献 | 第74-78页 |
| 攻读硕士学位期间的研究成果 | 第78-79页 |