宽带数字阵接收机技术的研究与实现
摘要 | 第1-5页 |
ABSTRACT | 第5-8页 |
第一章 绪论 | 第8-11页 |
·课题背景及意义 | 第8页 |
·宽带数字阵接收机的发展现状 | 第8-9页 |
·ADC 转换技术的发展现状 | 第9页 |
·DDC 产品的发展现状 | 第9-10页 |
·FPGA 在数字下变频领域的应用 | 第10页 |
·本章小结 | 第10-11页 |
第二章 宽带数字阵接收机基本理论 | 第11-27页 |
·数字接收机原理 | 第11页 |
·采样量化 | 第11-12页 |
·数字下变频 | 第12-13页 |
·查表法 | 第13页 |
·CORDIC 算法 | 第13-17页 |
·数字滤波 | 第17-22页 |
·整数倍抽取 | 第22-24页 |
·多相滤波 | 第24-25页 |
·延时,移相 | 第25-26页 |
·本章小结 | 第26-27页 |
第三章 宽带数字阵接收机方案设计及仿真 | 第27-44页 |
·宽带数字阵雷达系统 | 第27-28页 |
·系统技术指标 | 第28-29页 |
·系统外部接口要求 | 第29-30页 |
·系统方案设计 | 第30-31页 |
·系统原理及仿真 | 第31-44页 |
·AD 射频带通采样 | 第32-33页 |
·多相结构DDC | 第33-38页 |
·CIC 抽取滤波 | 第38-41页 |
·HB 抽取滤波 | 第41-44页 |
第四章 系统硬件设计及实现 | 第44-51页 |
·硬件系统构成 | 第44页 |
·ADC 选型及设计 | 第44-46页 |
·FPGA 选型及设计 | 第46-47页 |
·光纤发射器选型及设计 | 第47-48页 |
·时钟芯片选型及设计 | 第48页 |
·电源模块选型及设计 | 第48-49页 |
·硬件电路设计实现 | 第49-51页 |
第五章 系统软件设计及实现 | 第51-68页 |
·系统软件设计结构 | 第51页 |
·高速数据分路模块 | 第51-53页 |
·时钟管理模块 | 第53页 |
·通信模块 | 第53-54页 |
·数字下变频及数字延时移相模块 | 第54-64页 |
·数字延时模块 | 第55-56页 |
·多相结构DDC 模块 | 第56-58页 |
·数字移相模块 | 第58-59页 |
·数字移频模块 | 第59-61页 |
·CIC & HB 抽取模块 | 第61-64页 |
·乒乓组帧模块 | 第64-65页 |
·Rocket I/O 模块 | 第65-66页 |
·本章小结 | 第66-68页 |
第六章 系统测试结果及分析 | 第68-80页 |
·系统测试指标 | 第68-69页 |
·系统测试框图 | 第69页 |
·测试结果及分析 | 第69-79页 |
·ADC 采样输出及FPGA 数据分路输出测试 | 第69-72页 |
·FPGA 数字下变频宽带模式输出测试 | 第72-74页 |
·数字下变频稳定度测试 | 第74-75页 |
·数字接收机灵敏度测试 | 第75-76页 |
·数字延时测试 | 第76-77页 |
·光纤传输测试 | 第77-79页 |
·现场测试图 | 第79页 |
·本章小结 | 第79-80页 |
结束语 | 第80-81页 |
致谢 | 第81-82页 |
参考文献 | 第82-84页 |
个人简历 | 第84-85页 |