LDPC编译码及其FPGA实现
| 摘要 | 第4-5页 |
| Abstract | 第5页 |
| 1 绪论 | 第8-11页 |
| 1.1 通信系统 | 第8页 |
| 1.2 信道编码 | 第8-9页 |
| 1.3 LDPC码的发展概况 | 第9-10页 |
| 1.4 LDPC码的优势 | 第10页 |
| 1.5 论文章节安排 | 第10-11页 |
| 2 LDPC码概述 | 第11-15页 |
| 2.1 LDPC的定义和矩阵表示 | 第11-12页 |
| 2.2 LDPC码的Tanner图表示 | 第12-13页 |
| 2.3 校验矩阵的构造方法 | 第13-14页 |
| 2.4 本章小结 | 第14-15页 |
| 3 LDPC码编码算法与实现 | 第15-25页 |
| 3.1 码型选择 | 第15-16页 |
| 3.2 QC LDPC码的码型特点 | 第16-18页 |
| 3.3 QC LDPC码的编码算法 | 第18-19页 |
| 3.4 校验子矩阵Hb1mb×kb信息储存 | 第19-21页 |
| 3.5 伪随机数产生模块 | 第21-22页 |
| 3.6 编码仿真结果 | 第22-23页 |
| 3.7 FPGA板上验证 | 第23-24页 |
| 3.8 本章小结 | 第24-25页 |
| 4 LDPC码译码算法与实现 | 第25-46页 |
| 4.1 译码算法 | 第25-29页 |
| 4.2 译码方案设计 | 第29-43页 |
| 4.3 译码仿真 | 第43-45页 |
| 4.4 本章小结 | 第45-46页 |
| 5 总结与展望 | 第46-47页 |
| 致谢 | 第47-48页 |
| 参考文献 | 第48-52页 |