可逆时序逻辑电路的研究与设计
摘要 | 第5-7页 |
ABSTRACT | 第7-8页 |
第1章 绪论 | 第11-17页 |
1.1 课题的研究背景和意义 | 第11-13页 |
1.1.1 课题的研究背景 | 第11-12页 |
1.1.2 课题的研究意义 | 第12-13页 |
1.2 可逆时序逻辑电路的研究现状及发展趋势 | 第13-15页 |
1.2.1 可逆时序逻辑电路的国内外研究现状分析 | 第13-14页 |
1.2.2 可逆逻辑电路研究存在问题与发展方向 | 第14-15页 |
1.3 本文的研究内容和论文结构 | 第15-17页 |
第2章 可逆逻辑电路研究基础 | 第17-32页 |
2.1 可逆逻辑电路理论基础 | 第17-27页 |
2.1.1 可逆逻辑与量子逻辑门 | 第17-25页 |
2.1.2 可逆逻辑电路性能指标 | 第25-27页 |
2.2 组合逻辑电路和时序逻辑电路 | 第27-31页 |
2.2.1 组合逻辑电路 | 第27页 |
2.2.2 时序逻辑电路 | 第27-28页 |
2.2.3 时序逻辑电路的应用 | 第28-30页 |
2.2.4 可逆时序逻辑电路 | 第30-31页 |
2.3 本章小结 | 第31-32页 |
第3章 可逆触发器的设计 | 第32-42页 |
3.1 可逆RS触发器 | 第32-38页 |
3.1.1 设计方法与结果 | 第32-35页 |
3.1.2 设计结果分析讨论 | 第35页 |
3.1.3 可逆主从RS触发器的设计 | 第35-37页 |
3.1.4 设计结果分析讨论 | 第37-38页 |
3.2 可逆主从JK触发器 | 第38-39页 |
3.3 可逆主从T触发器 | 第39-41页 |
3.4 本章小结 | 第41-42页 |
第4章 可逆时序逻辑电路的设计 | 第42-57页 |
4.1 可逆D触发器 | 第42-44页 |
4.1.1 可逆D触发器的设计 | 第42-43页 |
4.1.2 可逆主从D触发器 | 第43-44页 |
4.2 可逆寄存器 | 第44-46页 |
4.2.1 基于D触发器的可逆寄存器 | 第44页 |
4.2.2 可逆移位寄存器的设计 | 第44-46页 |
4.2.3 设计结果分析讨论 | 第46页 |
4.3 可逆计数器 | 第46-54页 |
4.3.1 可逆T触发器 | 第46-49页 |
4.3.2 可逆异步计数器 | 第49-52页 |
4.3.3 可逆同步计数器 | 第52-54页 |
4.4 可逆逻辑门的物理实现方法 | 第54-56页 |
4.5 本章小结 | 第56-57页 |
第5章 总结和展望 | 第57-59页 |
5.1 课题总结 | 第57-58页 |
5.2 课题工作展望 | 第58-59页 |
参考文献 | 第59-63页 |
攻读硕士学位期间科研成果 | 第63-64页 |
致谢 | 第64页 |