摘要 | 第5-6页 |
abstract | 第6-7页 |
第一章 绪论 | 第11-17页 |
1.1 课题背景与意义 | 第11页 |
1.2 基于CCSDS-AOS标准的星载数据处理器研究动态 | 第11-14页 |
1.2.1 国外研究动态 | 第11-14页 |
1.2.2 国内研究动态 | 第14页 |
1.3 本文的主要贡献与创新 | 第14-15页 |
1.4 本论文的结构安排 | 第15-17页 |
第二章 CCSDS-AOS标准概述 | 第17-21页 |
2.1 AOS概述 | 第17页 |
2.2 AOS标准的体系构成 | 第17-19页 |
2.2.1 网络结构 | 第17-18页 |
2.2.2 业务类型 | 第18页 |
2.2.3 业务等级 | 第18-19页 |
2.3 虚拟信道的概念 | 第19页 |
2.4 AOS的虚拟信道多路复用技术 | 第19-20页 |
2.5 AOS标准在星载处理器上的应用 | 第20页 |
2.6 本章小结 | 第20-21页 |
第三章 星载多路高速数据处理器总体方案设计 | 第21-28页 |
3.1 遥感卫星简介 | 第21-22页 |
3.2 数传系统的组成和功能 | 第22-23页 |
3.3 数据处理器的功能 | 第23-24页 |
3.4 方案组成设计及工作原理 | 第24-26页 |
3.5 本章小结 | 第26-28页 |
第四章 星载多路高速数据处理器硬件设计 | 第28-41页 |
4.1 硬件接口电路设计 | 第28-35页 |
4.1.1 供配电接口设计 | 第28-29页 |
4.1.2 遥控接口设计 | 第29-31页 |
4.1.3 遥测接口设计 | 第31-33页 |
4.1.4 数据传输接口设计 | 第33-34页 |
4.1.5 开关单元电路设计 | 第34-35页 |
4.2 元器件选择 | 第35-36页 |
4.3 高速PCB板设计 | 第36-38页 |
4.3.1 设计原则 | 第37页 |
4.3.2 高速PCB板设计 | 第37-38页 |
4.4 结构设计 | 第38-39页 |
4.5 硬件可靠性设计 | 第39-40页 |
4.5.1 抗干扰设计 | 第39-40页 |
4.5.2 CMOS电路抗栓锁设计 | 第40页 |
4.5.3 冗余设计 | 第40页 |
4.6 本章小结 | 第40-41页 |
第五章 星载多路高速数据处理器软件设计 | 第41-69页 |
5.1 设计输入约束 | 第41-43页 |
5.2 数据处理方法选择 | 第43-47页 |
5.2.1 虚拟缓存动态调度策略选择 | 第43-44页 |
5.2.2 基于SDRAM的突发数据量处理方法 | 第44-47页 |
5.3 AOS单元的软件设计 | 第47-57页 |
5.3.1 IP复用和硬件工作环境 | 第52页 |
5.3.2 AOS单元内部模块设计及仿真验证 | 第52-56页 |
5.3.3 各项功能的实现情况 | 第56-57页 |
5.3.4 验证结论 | 第57页 |
5.4 编码单元的软件设计 | 第57-66页 |
5.4.1 IP复用和选择和硬件运行环境 | 第58页 |
5.4.2 编码单元内部模块设计及仿真验证 | 第58-66页 |
5.4.3 各项功能的实现情况 | 第66页 |
5.4.4 验证结论 | 第66页 |
5.5 软件可靠性设计 | 第66-68页 |
5.5.1 抗SEU设计 | 第66-67页 |
5.5.2 降额设计 | 第67页 |
5.5.3 设计安全性 | 第67-68页 |
5.6 本章小结 | 第68-69页 |
第六章 硬件调试及验证 | 第69-76页 |
6.1 设计验证方法 | 第69-71页 |
6.2 单检设备的研制 | 第71页 |
6.3 各功能模块单板调试 | 第71-72页 |
6.4 整机调试和测试 | 第72-74页 |
6.5 实践中遇到的问题和解决方法 | 第74-75页 |
6.6 验证结果 | 第75页 |
6.7 本章小结 | 第75-76页 |
第七章 全文总结与展望 | 第76-78页 |
7.1 全文总结 | 第76页 |
7.2 后续工作展望 | 第76-78页 |
致谢 | 第78-79页 |
参考文献 | 第79-81页 |