基于S3C2410的双通道数字存储示波器的硬件设计与实现
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 1 引言 | 第8-14页 |
| ·课题 | 第8-10页 |
| ·国内外现状及发展方向 | 第10-12页 |
| ·课题研究的目的与意义 | 第12-13页 |
| ·本课题研究的基本内容 | 第13页 |
| ·本章小结 | 第13-14页 |
| 2 硬件电路设计 | 第14-37页 |
| ·概述 | 第14-15页 |
| ·模拟部分电路设计 | 第15-26页 |
| ·示波器前端调理电路 | 第16-22页 |
| ·AD转换电路 | 第22-26页 |
| ·数字部分电路设计 | 第26-36页 |
| ·CPU模块 | 第27-30页 |
| ·SDRAM模块 | 第30-31页 |
| ·FLASH模块 | 第31-32页 |
| ·总线控制模块 | 第32-34页 |
| ·键盘控制电路 | 第34-36页 |
| ·本章小结 | 第36-37页 |
| 3. CPLD的设计与硬件调试 | 第37-49页 |
| ·概述 | 第37页 |
| ·控制采样 | 第37-40页 |
| ·LCD驱动的设计 | 第40-45页 |
| ·硬件总体调试 | 第45-48页 |
| ·本章小结 | 第48-49页 |
| 4 示波器线性度的标定 | 第49-58页 |
| ·概述 | 第49-50页 |
| ·软件结构 | 第50-52页 |
| ·标定 | 第52-57页 |
| ·零点电平的校正 | 第52-55页 |
| ·放大倍数DA值的标定 | 第55-56页 |
| ·每格对应电平的标定 | 第56-57页 |
| ·本章小结 | 第57-58页 |
| 5 菜单保存与波形保存 | 第58-69页 |
| ·概述 | 第58-59页 |
| ·多任务定时器 | 第59-64页 |
| ·菜单保存 | 第64-68页 |
| ·环境变量数组 | 第65-66页 |
| ·菜单数组 | 第66-67页 |
| ·功能实现 | 第67页 |
| ·波形保存功能 | 第67-68页 |
| ·本章小结 | 第68-69页 |
| 6 总结与展望 | 第69-70页 |
| ·总结 | 第69页 |
| ·展望 | 第69-70页 |
| 致谢 | 第70-71页 |
| 参考文献 | 第71-73页 |
| 在读期间发表的学术论文与研究成果 | 第73页 |