宽带雷达信号源硬件设计
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·雷达及雷达信号源简介 | 第7-9页 |
| ·论文产生的背景 | 第9-10页 |
| ·本文的安排 | 第10-11页 |
| 第二章 信号源波形产生 | 第11-25页 |
| ·基本模拟器件法 | 第11-17页 |
| ·RC 正弦波振荡电路 | 第11-13页 |
| ·LC 正弦波振荡电路 | 第13-16页 |
| ·石英晶体振荡电路 | 第16-17页 |
| ·锁相环原理及应用 | 第17-20页 |
| ·锁相环原理 | 第17-19页 |
| ·锁相环应用 | 第19-20页 |
| ·直接数字频率合成技术简介 | 第20-25页 |
| ·直接数字频率合成技术原理 | 第20-22页 |
| ·直接数字频率合成技术的特点 | 第22-23页 |
| ·直接数字频率合成技术实现方案 | 第23-25页 |
| 第三章 单路雷达信号源设计方案 | 第25-51页 |
| ·芯片选型和功能简介 | 第25-36页 |
| ·FPGA 芯片选择和功能简介 | 第25-27页 |
| ·高速 DAC 选择和功能简介 | 第27-31页 |
| ·锁相环芯片选择和功能简介 | 第31-34页 |
| ·USB2.0 芯片选择和功能简介 | 第34-36页 |
| ·单 DA 设计方案 | 第36-44页 |
| ·波形数据生成 | 第36-37页 |
| ·FPGA 内部逻辑设计 | 第37-40页 |
| ·高速电路板卡设计要点 | 第40-43页 |
| ·输出波形图示 | 第43-44页 |
| ·信号板卡实物 | 第44页 |
| ·双 DA 设计方案 | 第44-48页 |
| ·双 DA 的同步设计方案 | 第44-46页 |
| ·双 DA 输出波形图示 | 第46-47页 |
| ·输出波形正交检测 | 第47-48页 |
| ·信号处理板卡实物 | 第48页 |
| ·信号源板卡时钟设计方案 | 第48-49页 |
| ·信号源数据传输设计方案 | 第49-51页 |
| 第四章 多路雷达信号源设计方案 | 第51-67页 |
| ·芯片选型和功能简介 | 第51-56页 |
| ·高速 DAC 芯片选择和功能简介 | 第51-53页 |
| ·时钟分发芯片选择和功能简介 | 第53-54页 |
| ·USB3.0 芯片选择和功能简介 | 第54-56页 |
| ·六路雷达信号源设计方案 | 第56-60页 |
| ·时钟设计 | 第56-57页 |
| ·硬件设计 | 第57-58页 |
| ·软件设计 | 第58-60页 |
| ·USB3.0 数据传输设计方案 | 第60-67页 |
| ·CYUSB3014 的工作方式 | 第60-63页 |
| ·固件开发 | 第63-64页 |
| ·上位机程序开发 | 第64-67页 |
| 第五章 总结与展望 | 第67-71页 |
| ·本文工作总结 | 第67-68页 |
| ·新技术展望 | 第68-71页 |
| 致谢 | 第71-73页 |
| 参考文献 | 第73-75页 |
| 作者在攻读硕士学位期间(合作)的研究成果 | 第75-76页 |