弹载SAR实时成像信号处理机设计
摘要 | 第1-4页 |
Abstract | 第4-6页 |
第一章 绪论 | 第6-8页 |
·论文产生背景及意义 | 第6-7页 |
·论文的内容安排 | 第7-8页 |
第二章 高性能雷达信号处理机系统总体设计 | 第8-14页 |
·SAR 导引头实时信号处理总体概述 | 第8页 |
·信号处理系统需求分析 | 第8-10页 |
·信号处理系统硬件总体设计 | 第10-14页 |
第三章 高性能雷达信号处理机系统硬件设计 | 第14-38页 |
·系统各模块的硬件设计 | 第14-30页 |
·AD 数据采集模块设计 | 第14-21页 |
·FPGA 模块的设计 | 第21-23页 |
·DSP 模块的设计 | 第23-25页 |
·以太网模块的设计 | 第25-27页 |
·高速串行总线模块设计 | 第27-30页 |
·信号处理系统高速 PCB 设计要点 | 第30-38页 |
·信号完整性设计 | 第30-33页 |
·电源完整性设计 | 第33-36页 |
·高速系统 PCB 设计要点总结 | 第36-38页 |
第四章 高性能雷达信号处理机系统逻辑设计 | 第38-64页 |
·系统逻辑设计 | 第38-51页 |
·AD 高速采集数据接口设计 | 第38-40页 |
·DSP 模块数据接口设计 | 第40-44页 |
·Ethernet 模块的设计 | 第44-47页 |
·高速串行总线模块的设计 | 第47-51页 |
·FPGA 跨时钟域的同步设计 | 第51-55页 |
·同步电路与异步电路 | 第52页 |
·同步电路设计分析 | 第52-53页 |
·跨时钟域的同步设计 | 第53-55页 |
·FPGA 中的静态时序分析及时序约束 | 第55-64页 |
·静态时序分析 | 第55-58页 |
·Xilinx FPGA 中的时序约束 | 第58-64页 |
第五章 总结与展望 | 第64-68页 |
·总结 | 第64-65页 |
·展望 | 第65-68页 |
致谢 | 第68-70页 |
参考文献 | 第70-72页 |
作者在攻读硕士学位期间(合作)的研究成果 | 第72-73页 |