| 摘要 | 第1-11页 |
| Abstract | 第11-13页 |
| 第一章 绪论 | 第13-21页 |
| ·DSP64X概述及课题背景 | 第13-15页 |
| ·DSP64X概述 | 第13-14页 |
| ·DSP64X中的EDMA | 第14-15页 |
| ·课题相关研究 | 第15-18页 |
| ·DSP技术的发展及趋势 | 第15-17页 |
| ·DMA技术的发展及趋势 | 第17-18页 |
| ·本文的研究内容及成果 | 第18-19页 |
| ·论文的组织结构 | 第19-21页 |
| 第二章 DSP64X中EDMA部件的原理及传输协议 | 第21-35页 |
| ·EDMA部件的基本原理 | 第21-25页 |
| ·控制寄存器 | 第21-23页 |
| ·传输请求参数 | 第23-25页 |
| ·EDMA部件的传输机制 | 第25-30页 |
| ·EDMA的启动 | 第25-27页 |
| ·传输参数的更新 | 第27-28页 |
| ·EDMA的中断 | 第28-29页 |
| ·传输参数的连接及通道的链接 | 第29-30页 |
| ·EDMA部件的传输协议 | 第30-33页 |
| ·EDMA与主动设备的传输协议 | 第31-32页 |
| ·EDMA与被动设备的传输协议 | 第32-33页 |
| ·本章小结 | 第33-35页 |
| 第三章 EDMA部件的总体结构设计 | 第35-45页 |
| ·DSP64X的体系结构 | 第35-36页 |
| ·EDMA部件的总体结构设计 | 第36-38页 |
| ·串行EDMA控制机制 | 第38-39页 |
| ·并行EDMA控制机制的研究 | 第39-42页 |
| ·本章小结 | 第42-45页 |
| 第四章 EDMA部件的功能模块设计 | 第45-65页 |
| ·参数RAM及其控制器 | 第45-48页 |
| ·参数RAM | 第45-46页 |
| ·事件编码器 | 第46-47页 |
| ·RAM控制器 | 第47-48页 |
| ·传输请求链 | 第48-54页 |
| ·传输请求仲裁 | 第48-50页 |
| ·传输请求队列 | 第50-54页 |
| ·传输控制模块 | 第54-63页 |
| ·队列寄存器组 | 第55-57页 |
| ·源Pipeline | 第57-58页 |
| ·目的Pipeline | 第58-59页 |
| ·读命令缓冲区 | 第59-60页 |
| ·写命令缓冲区 | 第60-61页 |
| ·命令仲裁模块 | 第61-62页 |
| ·Routing模块 | 第62-63页 |
| ·本章小结 | 第63-65页 |
| 第五章 EDMA部件的模块级验证及优化 | 第65-73页 |
| ·EDMA部件的功能验证 | 第65-69页 |
| ·验证方法 | 第65-66页 |
| ·验证内容 | 第66-67页 |
| ·验证结果 | 第67-68页 |
| ·覆盖率分析 | 第68-69页 |
| ·EDMA部件的综合与优化 | 第69-71页 |
| ·综合优化策略 | 第69-70页 |
| ·综合过程 | 第70-71页 |
| ·综合优化结果 | 第71页 |
| ·本章小结 | 第71-73页 |
| 第六章 EDMA部件的系统级验证及分析 | 第73-81页 |
| ·常用的验证方法 | 第73-75页 |
| ·软件模拟验证 | 第73-74页 |
| ·硬件仿真验证 | 第74-75页 |
| ·EDMA部件的系统级验证 | 第75-78页 |
| ·EDMA部件的性能对比 | 第78-80页 |
| ·本章小结 | 第80-81页 |
| 第七章 结束语 | 第81-83页 |
| ·本文的主要贡献 | 第81-82页 |
| ·进一步的工作 | 第82-83页 |
| 致谢 | 第83-84页 |
| 参考文献 | 第84-87页 |
| 作者在学期间取得的学术成果 | 第87页 |