网络硬盘存储系统设计与FPGA实现
| 摘要 | 第1-5页 |
| ABSTRACT | 第5-9页 |
| 第一章 绪论 | 第9-15页 |
| ·存储技术简介 | 第9页 |
| ·FPGA介绍 | 第9-12页 |
| ·MicroBlaze | 第9-10页 |
| ·EDK开发套件 | 第10-12页 |
| ·IP核简介 | 第12-13页 |
| ·论文内容安排 | 第13-15页 |
| 第二章 系统方案 | 第15-19页 |
| ·系统设计目标 | 第15页 |
| ·系统硬件平台 | 第15-16页 |
| ·文件系统与底层接口函数 | 第16-17页 |
| ·系统工作描述 | 第17-19页 |
| 第三章 ATA主机控制器设计与实现 | 第19-45页 |
| ·整体架构 | 第19页 |
| ·寄存器组及接口设计 | 第19-21页 |
| ·寄存器组介绍 | 第19-21页 |
| ·接口连接设计 | 第21页 |
| ·PIO控制模块实现 | 第21-24页 |
| ·PIO传输过程描述 | 第21-23页 |
| ·PIO模式状态机实现 | 第23-24页 |
| ·MDMA控制模块实现 | 第24-28页 |
| ·MDMA传输过程描述 | 第24-27页 |
| ·MDMA状态机实现 | 第27-28页 |
| ·UltraDMA控制模块实现 | 第28-37页 |
| ·UltraDMA传输过程描述 | 第28-34页 |
| ·UltraDMA状态机实现 | 第34-36页 |
| ·CRC校验实现 | 第36-37页 |
| ·复位模块实现 | 第37-39页 |
| ·上电或硬复位 | 第37-38页 |
| ·软复位 | 第38-39页 |
| ·缓存模块实现 | 第39-40页 |
| ·逻辑设计的仿真验证 | 第40-45页 |
| 第四章 网络控制器设计与实现 | 第45-79页 |
| ·网络控制器整体架构 | 第45页 |
| ·以太网控制器设计与实现 | 第45-63页 |
| ·以太网帧结构介绍 | 第45-46页 |
| ·功能与架构 | 第46-47页 |
| ·接收模块 | 第47-52页 |
| ·发送模块 | 第52-55页 |
| ·流量控制模块 | 第55-57页 |
| ·寄存器模块 | 第57页 |
| ·物理层芯片模块 | 第57-59页 |
| ·数据缓冲模块 | 第59页 |
| ·仿真验证 | 第59-63页 |
| ·TCP/IP协议模块设计与实现 | 第63-79页 |
| ·功能与架构 | 第63-64页 |
| ·IP协议模块 | 第64-68页 |
| ·TCP协议模块 | 第68-71页 |
| ·UDP协议模块 | 第71-73页 |
| ·ARP协议模块 | 第73-74页 |
| ·仿真验证 | 第74-79页 |
| 第五章 系统硬件平台搭建 | 第79-83页 |
| 第六章 总结与展望 | 第83-85页 |
| 参考文献 | 第85-87页 |
| 致谢 | 第87-89页 |
| 攻读研究生期间发表的论文 | 第89页 |