可重构宏流水加速器的研究与实现
摘要 | 第1-4页 |
ABSTRACT | 第4-11页 |
第一章 绪论 | 第11-18页 |
·课题研究背景 | 第11-13页 |
·硬件加速器 | 第11-12页 |
·加速结构与方法 | 第12-13页 |
·国内外研究情况 | 第13-15页 |
·硬件加速器 | 第13-14页 |
·可重构加速器 | 第14-15页 |
·课题研究目的与主要创新点 | 第15-16页 |
·本文内容与结构 | 第16-18页 |
第二章 可重构加速器介绍 | 第18-25页 |
·可重构计算的种类划分 | 第18-20页 |
·加速器与通用处理器的互联方式 | 第20页 |
·加速器结构 | 第20-24页 |
·一维线性结构 | 第20-21页 |
·网格结构 | 第21-22页 |
·树状结构 | 第22-24页 |
·本章小结 | 第24-25页 |
第三章 可重构宏流水加速器系统 | 第25-38页 |
·系统总体结构 | 第25-31页 |
·PCI Express 总线接口模块 | 第26-28页 |
·DDR3 内存单元与接口模块 | 第28-29页 |
·控制单元 | 第29-31页 |
·宏流水结构 | 第31-33页 |
·脉动结构 | 第33-34页 |
·可重构系统 | 第34-37页 |
·数量可重构 | 第35页 |
·结构可重构 | 第35-36页 |
·功能可重构 | 第36-37页 |
·本章小结 | 第37-38页 |
第四章 典型算法在可重构宏流水加速器上的应用 | 第38-50页 |
·矩阵乘法的加速方法 | 第38-42页 |
·基本算法 | 第38-39页 |
·算法在加速器上的映射与优化 | 第39-42页 |
·二维卷积的加速方法 | 第42-45页 |
·基本算法与加速器映射 | 第43-44页 |
·通用的卷积加速方法 | 第44-45页 |
·离散余弦变换的加速方法 | 第45-49页 |
·一维DCT 基本算法及其在加速器上的映射 | 第45-46页 |
·二维DCT 基本算法及其在加速器上的映射 | 第46-49页 |
·本章小结 | 第49-50页 |
第五章 可重构宏流水加速器系统性能分析 | 第50-60页 |
·本地缓存需求 | 第50-52页 |
·二级缓存需求 | 第52页 |
·各级带宽需求 | 第52-56页 |
·BWLM-to-PE | 第53-54页 |
·BWL2-to-LMR | 第54-55页 |
·BWMEM-L2 | 第55-56页 |
·BWINF | 第56页 |
·性能分析 | 第56-59页 |
·峰值性能 | 第57-58页 |
·可扩展性 | 第58-59页 |
·本章小结 | 第59-60页 |
第六章 系统实现与实验结果分析 | 第60-73页 |
·实验平台 | 第60-61页 |
·系统实现情况 | 第61-66页 |
·系统实现的基本配置 | 第61-62页 |
·浮点矩阵乘法与二维浮点卷积 | 第62-64页 |
·一维浮点离散余弦变换 | 第64-65页 |
·二维定点离散余弦变换 | 第65-66页 |
·系统可扩展性 | 第66-67页 |
·实验软件环境 | 第67-68页 |
·实验结果与比较 | 第68-72页 |
·浮点矩阵乘法和二维浮点卷积 | 第68-70页 |
·一维浮点离散余弦变换 | 第70-71页 |
·二维定点离散余弦变换 | 第71-72页 |
·本章小结 | 第72-73页 |
第七章 总结与展望 | 第73-76页 |
·主要工作与创新点 | 第73-74页 |
·后续工作与展望 | 第74-76页 |
参考文献 | 第76-79页 |
致谢 | 第79-80页 |
攻读硕士学位期间已发表或录用的论文 | 第80-83页 |