首页--工业技术论文--自动化技术、计算机技术论文--计算技术、计算机技术论文--电子数字计算机(不连续作用电子计算机)论文--运算器和控制器(CPU)论文

可重构宏流水加速器的研究与实现

摘要第1-4页
ABSTRACT第4-11页
第一章 绪论第11-18页
   ·课题研究背景第11-13页
     ·硬件加速器第11-12页
     ·加速结构与方法第12-13页
   ·国内外研究情况第13-15页
     ·硬件加速器第13-14页
     ·可重构加速器第14-15页
   ·课题研究目的与主要创新点第15-16页
   ·本文内容与结构第16-18页
第二章 可重构加速器介绍第18-25页
   ·可重构计算的种类划分第18-20页
   ·加速器与通用处理器的互联方式第20页
   ·加速器结构第20-24页
     ·一维线性结构第20-21页
     ·网格结构第21-22页
     ·树状结构第22-24页
   ·本章小结第24-25页
第三章 可重构宏流水加速器系统第25-38页
   ·系统总体结构第25-31页
     ·PCI Express 总线接口模块第26-28页
     ·DDR3 内存单元与接口模块第28-29页
     ·控制单元第29-31页
   ·宏流水结构第31-33页
   ·脉动结构第33-34页
   ·可重构系统第34-37页
     ·数量可重构第35页
     ·结构可重构第35-36页
     ·功能可重构第36-37页
   ·本章小结第37-38页
第四章 典型算法在可重构宏流水加速器上的应用第38-50页
   ·矩阵乘法的加速方法第38-42页
     ·基本算法第38-39页
     ·算法在加速器上的映射与优化第39-42页
   ·二维卷积的加速方法第42-45页
     ·基本算法与加速器映射第43-44页
     ·通用的卷积加速方法第44-45页
   ·离散余弦变换的加速方法第45-49页
     ·一维DCT 基本算法及其在加速器上的映射第45-46页
     ·二维DCT 基本算法及其在加速器上的映射第46-49页
   ·本章小结第49-50页
第五章 可重构宏流水加速器系统性能分析第50-60页
   ·本地缓存需求第50-52页
   ·二级缓存需求第52页
   ·各级带宽需求第52-56页
     ·BWLM-to-PE第53-54页
     ·BWL2-to-LMR第54-55页
     ·BWMEM-L2第55-56页
     ·BWINF第56页
   ·性能分析第56-59页
     ·峰值性能第57-58页
     ·可扩展性第58-59页
   ·本章小结第59-60页
第六章 系统实现与实验结果分析第60-73页
   ·实验平台第60-61页
   ·系统实现情况第61-66页
     ·系统实现的基本配置第61-62页
     ·浮点矩阵乘法与二维浮点卷积第62-64页
     ·一维浮点离散余弦变换第64-65页
     ·二维定点离散余弦变换第65-66页
   ·系统可扩展性第66-67页
   ·实验软件环境第67-68页
   ·实验结果与比较第68-72页
     ·浮点矩阵乘法和二维浮点卷积第68-70页
     ·一维浮点离散余弦变换第70-71页
     ·二维定点离散余弦变换第71-72页
   ·本章小结第72-73页
第七章 总结与展望第73-76页
   ·主要工作与创新点第73-74页
   ·后续工作与展望第74-76页
参考文献第76-79页
致谢第79-80页
攻读硕士学位期间已发表或录用的论文第80-83页

论文共83页,点击 下载论文
上一篇:基于NoC的软错误点到点容错机制及面向可靠性的应用映射算法研究
下一篇:基于冗余传输的片上网络软错误的容错方法研究