摘要 | 第1-5页 |
ABSTRACT | 第5-12页 |
第一章 绪论 | 第12-15页 |
·论文选题的背景和意义 | 第12-13页 |
·课题的研究任务 | 第13页 |
·论文的组织结构 | 第13-15页 |
第二章 数字音频流服务器系统设计的相关理论和概念 | 第15-22页 |
·音频信号的数字化 | 第15-17页 |
·声音的频率范围 | 第15-16页 |
·音频信号的数字化 | 第16-17页 |
·TCP/IP相关 | 第17-21页 |
·TCP/IP协议的分层 | 第17-18页 |
·IP | 第18-19页 |
·UDP | 第19-21页 |
·多播 | 第21页 |
·本章小结 | 第21-22页 |
第三章 整体方案设计 | 第22-27页 |
·系统拓扑结构 | 第22-23页 |
·系统功能设计 | 第23页 |
·系统整体结构设计 | 第23-25页 |
·数据组织结构 | 第25页 |
·采用 UDP协议而不采用 TCP协议传输音频数据 | 第25-26页 |
·本章小结 | 第26-27页 |
第四章 DS80C400概述 | 第27-36页 |
·CPU时序 | 第27-29页 |
·时钟 | 第27-29页 |
·可变的执行 MOVX指令周期 | 第29页 |
·复位 | 第29-30页 |
·复位源 | 第29-30页 |
·复位输出 | 第30页 |
·寻址模式 | 第30-31页 |
·存储空间 | 第31-32页 |
·片上存储空间 | 第31页 |
·片外存储空间 | 第31-32页 |
·数据指针 | 第32页 |
·以太网控制器 | 第32-34页 |
·DS80C400以太网控制器简介 | 第32-33页 |
·介质无关接口(MII) | 第33页 |
·地址检测模块 | 第33-34页 |
·以太网发送/接收数据缓冲区 | 第34页 |
·中断 | 第34-35页 |
·TIMED-ACCESS PROTECTION机制 | 第35页 |
·本章小结 | 第35-36页 |
第五章 硬件系统设计 | 第36-55页 |
·音频采集板设计 | 第36-45页 |
·音频采集板整体结构设计 | 第36-37页 |
·AIC31配置方案选择 | 第37-38页 |
·音频数据缓冲方案选择 | 第38-39页 |
·音频数据缓冲区电路设计 | 第39-40页 |
·AIC31电路设计 | 第40-45页 |
·状态 LED | 第45页 |
·网络接口板设计 | 第45-53页 |
·网络接口板整体结构设计 | 第45-46页 |
·存储器 | 第46-49页 |
·以太网接口 | 第49-51页 |
·1-wire设备与以太网MAC地址 | 第51-52页 |
·电源 | 第52页 |
·串口 | 第52页 |
·按键开关 | 第52-53页 |
·网络接口板与音频采集板的接口 | 第53-54页 |
·本章小结 | 第54-55页 |
第六章 CPLD设计 | 第55-73页 |
·顶层设计 | 第55-57页 |
·CPLD与其它各部分的关系 | 第55-57页 |
·CPLD顶层模块划分 | 第57页 |
·UC接口模块设计 | 第57-61页 |
·启动/停止信号的检测 | 第58-60页 |
·中断信号的产生 | 第60-61页 |
·LED状态控制 | 第61页 |
·ADC接口模块设计 | 第61-65页 |
·CPLD与 AIC31的串行数字音频接口 | 第62-63页 |
·时钟产生器(clk_gen) | 第63页 |
·数据接收主状态机 | 第63-65页 |
·hlb与lrc信号的判断 | 第65页 |
·RAM控制模块设计 | 第65-68页 |
·写 RAM时序 | 第66-67页 |
·RAM控制主状态机 | 第67页 |
·地址产生器 | 第67-68页 |
·CPLD资源占用情况 | 第68-69页 |
·波形仿真和结果分析 | 第69-72页 |
·ADC接口模块仿真 | 第69-70页 |
·RAM控制模块仿真 | 第70页 |
·UC接口模块仿真 | 第70-71页 |
·顶层设计仿真 | 第71-72页 |
·本章小结 | 第72-73页 |
第七章 软件系统设计 | 第73-97页 |
·软件系统总体方案 | 第73-75页 |
·编程语言选择 | 第73页 |
·程序结构划分 | 第73-74页 |
·音频采集板中断响应方法的选择 | 第74页 |
·ROM函数的调用方法选择 | 第74-75页 |
·ROM函数调用的实现 | 第75-80页 |
·ROM函数外部接口 | 第75-76页 |
·Socket函数调用 | 第76页 |
·输入参数缓冲区 | 第76-77页 |
·输出返回值 | 第77页 |
·ROM函数调用步骤 | 第77页 |
·ROM函数通用调用法的实现 | 第77-79页 |
·Sendto函数调用的实现 | 第79-80页 |
·Flash2Ram程序 | 第80-81页 |
·主程序 | 第81-96页 |
·主程序流程 | 第81-82页 |
·系统时钟四倍频 | 第82-84页 |
·ROM初始化 | 第84页 |
·网络初始化 | 第84-86页 |
·AIC31初始化 | 第86-94页 |
·MOVX指令周期的设置 | 第94页 |
·音频数据采集 | 第94-96页 |
·本章小结 | 第96-97页 |
第八章 系统测试 | 第97-100页 |
·硬件调试 | 第97页 |
·DS80C400能否将四路音频数据及时发送到网络的测试 | 第97页 |
·CPLD功能测试 | 第97-98页 |
·系统整个数字部分功能的测试 | 第98页 |
·AGC(自动增益控制)功能测试 | 第98-99页 |
·四路音频同时采集的测试 | 第99页 |
·本章小结 | 第99-100页 |
第九章 总结和展望 | 第100-103页 |
·本系统的特点 | 第100-101页 |
·本论文所完成的工作 | 第101页 |
·展望 | 第101-102页 |
·结束语 | 第102-103页 |
参考文献 | 第103-105页 |
致谢 | 第105-106页 |
攻读学位期间发表的学术论文 | 第106页 |