摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
第一章 绪论 | 第10-14页 |
·项目背景 | 第10页 |
·国际国内研究状况和进展 | 第10-12页 |
·项目的研究内容 | 第12-14页 |
第二章 超声检测技术及项目技术参数确定 | 第14-22页 |
·超声波技术理论 | 第14-17页 |
·脉冲反射法 | 第14-17页 |
·技术参数的确定 | 第17-21页 |
·探头中心频率的确定 | 第18-19页 |
·超声重复频率的确定 | 第19-20页 |
·分辨率的确定 | 第20页 |
·提离距离的确定 | 第20-21页 |
·技术参数小结 | 第21页 |
·本章小结 | 第21-22页 |
第三章 USB2.0 协议及CY7C68013A 硬件结构 | 第22-40页 |
·USB2.0 基本知识 | 第22-35页 |
·USB2.0 简介 | 第22页 |
·USB 事务处理 | 第22-30页 |
·字段的格式 | 第22-25页 |
·信息包的格式 | 第25-27页 |
·事务处理 | 第27-30页 |
·USB2.0 数据传输 | 第30-35页 |
·传输方向 | 第30页 |
·数据传输类型 | 第30-35页 |
·CY7C68013A 简介 | 第35-39页 |
·CY7C68013A 的功能总览 | 第36-37页 |
·CY7C68013A 端点缓冲区 | 第37页 |
·外部FIFO 接口 | 第37-39页 |
·本章小节 | 第39-40页 |
第四章 超声数据采集处理模块硬件设计及调试 | 第40-48页 |
·系统方案设计 | 第40-41页 |
·板卡硬件结构介绍 | 第41-43页 |
·AD 转换芯片 | 第41-42页 |
·FPGA 芯片EP1C3 | 第42页 |
·外围存储芯片的选择 | 第42-43页 |
·硬件设计与调试 | 第43-47页 |
·电源模块的设计和调试 | 第43-44页 |
·集成运算放大器和A/D 模块的设计与调试 | 第44-45页 |
·FPFA—EP1C3T144 模块的设计与调试 | 第45-46页 |
·CY7C68013A 的外围电路设计与调试 | 第46-47页 |
·本章小节 | 第47-48页 |
第五章 超声信号数采系统的软件编程 | 第48-59页 |
·FPGA 模块的软件编程 | 第48-55页 |
·SRAM 的Verilog 模型 | 第48-49页 |
·同步FIFO 控制器的设计 | 第49-50页 |
·FIR 数字滤波模块的设计 | 第50-55页 |
·FIR 滤波器的基本结构 | 第50-52页 |
·FIR 滤波器的实现 | 第52-53页 |
·FIR 数字滤波器的相关仿真 | 第53-55页 |
·CY7C68013A 的固件程序编写 | 第55-57页 |
·上位机的数据读取与图形显示的编写 | 第57-58页 |
·本章小节 | 第58-59页 |
第六章 总结与展望 | 第59-61页 |
·全文总结 | 第59页 |
·研究展望 | 第59-61页 |
参考文献 | 第61-65页 |
致谢 | 第65-66页 |
附录A 超声信号数据采集卡实物图 | 第66-67页 |
附录B 超声信号数据采集卡原理图 | 第67-68页 |
附录C VerilogHDL 仿真及可综合代码 | 第68-81页 |
攻读硕士学位期间参加过的科研项目已发表的论文 | 第81页 |