摘要 | 第1-5页 |
ABSTRACT | 第5-14页 |
第一章 绪论 | 第14-18页 |
·本课题的项目背景及研究价值 | 第14-15页 |
·本课题的国内外研究现状及发展趋势 | 第15-17页 |
·本课题在中国的研究现状 | 第15-16页 |
·本课题在美国的研究现状 | 第16页 |
·本课题在其他国家的研究现状 | 第16-17页 |
·论文结构 | 第17-18页 |
第二章 ADS-B 系统结构和工作模式 | 第18-26页 |
·ADS-B 系统整体架构和工作模式 | 第18-21页 |
·基于模式S 数据链的ADS-B 系统 | 第19-20页 |
·基于UAT 数据链的ADS-B 系统 | 第20-21页 |
·模式 S 的 ADS-B 接收子系统 | 第21-23页 |
·射频接收模块 | 第21-22页 |
·基带数字信号处理模块 | 第22-23页 |
·模式 S ADS-B 系统的应用功能 | 第23-26页 |
·ADS-B OUT | 第23-24页 |
·ADS-B IN | 第24-26页 |
第三章 ADS-B 接收机关键算法研究 | 第26-49页 |
·模式 S ADS-B 消息 | 第26-27页 |
·ADS-B 消息前导报头 | 第26页 |
·ADS-B 消息数据脉冲 | 第26-27页 |
·模式 S 应答信号的前导头检测 | 第27-33页 |
·有效脉冲检测 | 第28-29页 |
·报头4-脉冲检测 | 第29-30页 |
·消息到达时间计算 | 第30页 |
·参考功率值计算 | 第30页 |
·重叠信号处理 | 第30-31页 |
·功率一致性测试 | 第31页 |
·DF 认证 | 第31-32页 |
·再触发 | 第32-33页 |
·模式 S 应答信号的数据位和置信度拾取 | 第33-36页 |
·模式 S 应答信号的纠错检错 | 第36-42页 |
·循环冗余校验(CRC)算法简介 | 第36-37页 |
·CRC 校验除法电路设计 | 第37-39页 |
·蛮力纠错算法设计 | 第39页 |
·信号纠错检错处理流程图设计 | 第39-42页 |
·模式 S 接收机算法的仿真实现 | 第42-48页 |
·模式S 应答信号源产生 | 第42-45页 |
·信号分析 | 第45-46页 |
·纠错检错算法仿真验证 | 第46-48页 |
·模式 S 接收机算法研究总结 | 第48-49页 |
第四章 ADS-B 接收机关键算法的 FPGA 设计与实现 | 第49-68页 |
·FPGA 选型及其开发环境介绍 | 第49-52页 |
·FPGA 器件选型 | 第49-50页 |
·FPGA 设计方法及其开发流程 | 第50-51页 |
·ISE 软件介绍和 Modelsim 仿真工具介绍 | 第51-52页 |
·ADS-B 系统总体逻辑设计 | 第52-53页 |
·ADS-B 接收机算法的逻辑设计与实现 | 第53-62页 |
·FPGA 设计思想介绍 | 第54-56页 |
·报头检测算法在FPGA 中的实现 | 第56-62页 |
·ADS-B 关键算法的功能仿真 | 第62-68页 |
第五章 ADS-B 接收机算法的板级验证及性能测试 | 第68-75页 |
·FPGA 板级验证工具ChipScope 简介 | 第68-69页 |
·ADS-B 演示验证系统搭建 | 第69-70页 |
·系统演示验证结果 | 第70-75页 |
·ADS-B 接收机演示验证 | 第70-73页 |
·ADS-B 发射机演示验证 | 第73页 |
·ADS-B 系统测试结论 | 第73-74页 |
·总结 | 第74-75页 |
第六章 课题总结 | 第75-77页 |
参考文献 | 第77-79页 |
攻硕期间科研情况 | 第79-80页 |
攻硕期间成果说明 | 第80-81页 |
致谢 | 第81-82页 |
附录 | 第82-83页 |