通用并行向量密码处理器研究
| 图索引 | 第1-10页 |
| 表索引 | 第10-11页 |
| 摘要 | 第11-13页 |
| Abstract | 第13-15页 |
| 第一章 序论 | 第15-30页 |
| ·引言 | 第15-16页 |
| ·密码处理研究现状 | 第16-20页 |
| ·固定算法硬件 | 第16-17页 |
| ·通用密码处理器 | 第17-19页 |
| ·研究现状及问题 | 第19-20页 |
| ·微处理器体系结构 | 第20-24页 |
| ·ISAP体系结构分析 | 第21-23页 |
| ·面向密码处理的体系结构 | 第23-24页 |
| ·通用向量密码处理结构 | 第24-26页 |
| ·总体结构概述 | 第24-25页 |
| ·指令提取和指令集设计 | 第25-26页 |
| ·通用向量密码处理器 | 第26页 |
| ·本文研究内容和主要贡献 | 第26-28页 |
| ·研究内容 | 第26-27页 |
| ·本文的创新点 | 第27-28页 |
| ·论文结构 | 第28-30页 |
| 第二章 密码算法分析 | 第30-48页 |
| ·引言 | 第30-31页 |
| ·分组密码算法 | 第31-39页 |
| ·DES算法 | 第31-33页 |
| ·AES算法描述 | 第33-34页 |
| ·IDEA算法捕述 | 第34-35页 |
| ·其它分组密码算法 | 第35-36页 |
| ·分组算法操作特征 | 第36-37页 |
| ·分组密码计算模型 | 第37-39页 |
| ·分组密码算法处理 | 第39-43页 |
| ·指令条数和分类 | 第39-40页 |
| ·指令类型和比重 | 第40-41页 |
| ·存储特性 | 第41-43页 |
| ·公钥密码算法 | 第43-47页 |
| ·RSA公钥算法 | 第43-45页 |
| ·ECC公钥算法 | 第45-47页 |
| ·公钥算法处理 | 第47页 |
| ·本章小结 | 第47-48页 |
| 第三章 并行向量密码处理模型(PVCPM) | 第48-68页 |
| ·引言 | 第48-49页 |
| ·向量处理 | 第49-53页 |
| ·向量处理方式 | 第49-50页 |
| ·并行向量处理 | 第50-51页 |
| ·向量链接 | 第51-52页 |
| ·向量访存 | 第52-53页 |
| ·并行向量处理模式 | 第53-54页 |
| ·密码处理并行方式 | 第53-54页 |
| ·并行向量处理模式 | 第54页 |
| ·并行向量密码处理模型(PVCPM) | 第54-62页 |
| ·控制管理模块(CMM) | 第56-57页 |
| ·向量处理模块(VPM) | 第57-59页 |
| ·互连模块(ICM) | 第59页 |
| ·访存模块(MAM) | 第59-60页 |
| ·同步机制 | 第60-62页 |
| ·PVCPM性能评价 | 第62-65页 |
| ·模型比较 | 第65-67页 |
| ·本章小结 | 第67-68页 |
| 第四章 并行向量密码操作集(PVCOS) | 第68-81页 |
| ·引言 | 第68-69页 |
| ·PVCOS形式 | 第69页 |
| ·基本操作 | 第69-72页 |
| ·移位操作 | 第70-71页 |
| ·Load/Store操作 | 第71-72页 |
| ·密码操作 | 第72-77页 |
| ·位置置换 | 第72-74页 |
| ·大数加 | 第74-75页 |
| ·大数乘 | 第75-76页 |
| ·矩阵乘 | 第76-77页 |
| ·查表变换和拉丁方变换 | 第77页 |
| ·互连操作 | 第77-79页 |
| ·基本互连操作 | 第78页 |
| ·传输移位和取反 | 第78-79页 |
| ·PVCOS小结 | 第79-80页 |
| ·本章小结 | 第80-81页 |
| 第五章 并行向量密码处理结构和指令集 | 第81-96页 |
| ·引言 | 第81-82页 |
| ·并行向量密码处理结构(PVCPA) | 第82页 |
| ·ARM处理器核 | 第82-85页 |
| ·协处理器接口 | 第83-84页 |
| ·协处理器时序 | 第84-85页 |
| ·PVCP指令集和编码 | 第85-95页 |
| ·指令格式和寻址方式 | 第85-86页 |
| ·外部指令集和编码 | 第86-87页 |
| ·内部指令集和编码 | 第87-88页 |
| ·指令定义 | 第88-95页 |
| ·本章小结 | 第95-96页 |
| 第六章 控制管理单元与互连单元 | 第96-110页 |
| ·引言 | 第96页 |
| ·控制管理单元CMU | 第96-105页 |
| ·CMU总体结构 | 第96-98页 |
| ·CMU指令处理功能 | 第98-100页 |
| ·一级译码和指令编码扩展 | 第100-101页 |
| ·指令分派算法 | 第101-103页 |
| ·M指令的生成 | 第103-105页 |
| ·互连单元ICU | 第105-109页 |
| ·ICU总体结构 | 第105-106页 |
| ·同步 | 第106-108页 |
| ·ICU流水线 | 第108-109页 |
| ·本章小结 | 第109-110页 |
| 第七章 向量处理单元和访存单元 | 第110-128页 |
| ·引言 | 第110页 |
| ·向量处理单元VPU | 第110-122页 |
| ·VPU总体结构 | 第110-112页 |
| ·VPU流水线 | 第112-113页 |
| ·结构相关判定算法 | 第113-116页 |
| ·数据相关判定算法 | 第116-120页 |
| ·寄存器文件 | 第120页 |
| ·访存地址计算 | 第120-122页 |
| ·访存单元MAU | 第122-127页 |
| ·MAU结构 | 第122-123页 |
| ·ROB | 第123-125页 |
| ·WOB | 第125-126页 |
| ·DCACHE | 第126-127页 |
| ·存储提示冲突 | 第127页 |
| ·本章小结 | 第127-128页 |
| 第八章 原型模拟和性能评价 | 第128-141页 |
| ·引言 | 第128页 |
| ·FPGA实现 | 第128-130页 |
| ·实现折衷 | 第128-129页 |
| ·综合结果 | 第129-130页 |
| ·ASIC实现考虑 | 第130页 |
| ·性能评价标准和测试环境 | 第130-131页 |
| ·密码处理性能评价标准 | 第130-131页 |
| ·性能测试环境 | 第131页 |
| ·性能结果和评价 | 第131-140页 |
| ·指令条数 | 第131-132页 |
| ·分组密码性能 | 第132-137页 |
| ·公钥密码性能 | 第137-140页 |
| ·小结 | 第140-141页 |
| 第九章 结束语 | 第141-143页 |
| ·所做的工作 | 第141-142页 |
| ·进一步的研究工作 | 第142-143页 |
| 致谢 | 第143-144页 |
| 攻读博士学位期间发表的论文 | 第144-145页 |
| 参考文献 | 第145-153页 |
| 附录 | 第153-154页 |
| PVCP外部指令集 | 第153-154页 |
| 1.定义CDP指令的19位 | 第153页 |
| 2.定义LDC/STC指令和MRC/MCR指令 | 第153-154页 |
| PVCP内部指令集 | 第154页 |