摘要 | 第1-4页 |
Abstract | 第4-5页 |
目 录 | 第5-7页 |
第一章 绪 论 | 第7-11页 |
·近香农限的纠错编码 | 第7-8页 |
·研究LDPC码的意义 | 第8-9页 |
·LDPC码的研究现状 | 第9-10页 |
·本文的主要内容 | 第10-11页 |
第二章 LDPC码的简介 | 第11-17页 |
·LDPC码的二分图结构 | 第11-13页 |
·正则与非正则LDPC码 | 第13-15页 |
·二元域与多元域的LDPC码 | 第15-16页 |
·LDPC码的最小码重分布 | 第16页 |
·本章小结 | 第16-17页 |
第三章 LPDC码的译码算法 | 第17-35页 |
·硬判决译码算法Bit Flipping(BF) | 第17-19页 |
·加权BF算法Weighted Bit Flipping(WBF) | 第19-20页 |
·对WBF算法的改进算法 | 第20-22页 |
·partial loop-break算法 | 第22-23页 |
·各种基于BF算法的性能仿真 | 第23-25页 |
·软判决译码算法Belief Propagation(BP) | 第25-30页 |
·简化的BP算法[29](UMP BP based) | 第30页 |
·归一化的BP based算法(Normalized BP based) | 第30-31页 |
·软判决算法的性能仿真 | 第31-33页 |
·本章小结 | 第33页 |
附录 | 第33-35页 |
第四章 LDPC码译码性能的定点仿真 | 第35-51页 |
·WS-WBF算法的定点仿真 | 第35-41页 |
·Normalized BP-Based算法的定点化仿真 | 第41-48页 |
·本章小结 | 第48-49页 |
附录 | 第49-51页 |
第五章 LDPC码译码器的硬件实现 | 第51-73页 |
·LDPC码译码器的硬件结构 | 第51-55页 |
·Joint code and decoder设计方法 | 第55-67页 |
·Joint(3, 6)码的FPGA实现 | 第67-72页 |
·本章小结 | 第72-73页 |
全文总结 | 第73-75页 |
致谢 | 第75-76页 |
参 考 文 献 | 第76-78页 |