某雷达数据录取系统设计与实现
表目录 | 第1-8页 |
图目录 | 第8-10页 |
摘要 | 第10-11页 |
Abstract | 第11-12页 |
第一章 引言 | 第12-15页 |
·课题开展背景及意义 | 第12页 |
·数据录取相关技术的国内外发展现状 | 第12-13页 |
·研究内容 | 第13-14页 |
·论文结构安排 | 第14页 |
·项目完成情况 | 第14-15页 |
第二章 系统组成与主要功能 | 第15-19页 |
·设计思路 | 第15页 |
·设计原则 | 第15页 |
·系统组成 | 第15-17页 |
·数据接口终端 | 第16-17页 |
·录取计算机 | 第17页 |
·基本工作原理 | 第17页 |
·系统内部接口关系 | 第17-18页 |
·录取微机与数据接口终端间的接口关系 | 第17页 |
·数据接口终端内部各接口板间的接口关系 | 第17-18页 |
·20Hz 同步脉冲信号的接口关系 | 第18页 |
·BCD 时间信息的接口关系 | 第18页 |
·系统功能 | 第18-19页 |
第三章 系统通信规程设计 | 第19-25页 |
·数据接口终端输出数据通信规程 | 第19-21页 |
·串行接口板输出数据格式 | 第19-20页 |
·并行接口板输出数据格式 | 第20-21页 |
·数据接口终端与雷达串行数据通信规程 | 第21-22页 |
·数据格式 | 第21-22页 |
·时序关系 | 第22页 |
·数据接口终端与雷达并行数据通信规程 | 第22-24页 |
·数据格式 | 第22-23页 |
·时序关系 | 第23-24页 |
·数据记录格式 | 第24-25页 |
第四章 数据接口终端设计与实现 | 第25-50页 |
·串行接口板 | 第25-32页 |
·串行接口板的功能 | 第25页 |
·与雷达间的硬件接口关系 | 第25-26页 |
·硬件组成 | 第26-28页 |
·控制软件设计 | 第28-32页 |
·并行接口板 | 第32-38页 |
·并行接口板的功能 | 第32页 |
·与雷达间的硬件接口关系 | 第32页 |
·硬件组成 | 第32-35页 |
·控制程序设计 | 第35-38页 |
·时统接口板的设计 | 第38-47页 |
·用途 | 第38页 |
·功能 | 第38页 |
·硬件组成框图 | 第38-39页 |
·关键电路及器件 | 第39-41页 |
·控制软件设计 | 第41-47页 |
·显示控制板 | 第47-50页 |
·功能 | 第47-48页 |
·硬件设计 | 第48-49页 |
·控制软件设计 | 第49-50页 |
第五章 数据录取软件设计与开发 | 第50-58页 |
·软件的基本功能 | 第50页 |
·软件组成 | 第50-51页 |
·软件工作流程及全局定义 | 第51-52页 |
·实时处理模块 | 第52-55页 |
·数据的实时采集模块 | 第52-53页 |
·数据的实时显示模块 | 第53页 |
·数据的实时录取模块 | 第53-54页 |
·航迹复现模块 | 第54-55页 |
·事后处理模块 | 第55页 |
·软件设计的技术难点 | 第55-58页 |
·串口通信的实现 | 第55-56页 |
·屏幕绘图 | 第56-58页 |
第六章 系统测试与运行情况 | 第58-67页 |
·静态测试 | 第58-59页 |
·数据录取功能测试 | 第58页 |
·对雷达引导功能测试 | 第58-59页 |
·数据接口终端自检功能测试 | 第59页 |
·数据接口终端GPS 定时功能测试 | 第59页 |
·数据接口终端B(AC)码同步功能测试 | 第59页 |
·动态测试 | 第59-60页 |
·测试项目 | 第59-60页 |
·测试方法 | 第60页 |
·系统可靠性考核 | 第60页 |
·测试结果 | 第60页 |
·结论 | 第60-61页 |
·软件的安装与使用 | 第61-67页 |
·软件的安装 | 第61页 |
·启动系统 | 第61-62页 |
·实时显示 | 第62-63页 |
·实时录取 | 第63页 |
·航迹复现 | 第63-64页 |
·事后处理 | 第64-67页 |
结束语 | 第67-68页 |
参考文献 | 第68-70页 |
作者简历 攻读硕士学位期间完成的主要工作 | 第70-71页 |
致谢 | 第71页 |