中频数字收发信机的设计与实现
摘要 | 第1-6页 |
ABSTRACT | 第6-10页 |
第1章 绪论 | 第10-15页 |
·软件无线电概述 | 第10-11页 |
·研究中频数字技术的目的和意义 | 第11-12页 |
·中频数字技术的发展方向 | 第12-13页 |
·本文所做的工作 | 第13-15页 |
第2章 中频数字处理技术 | 第15-25页 |
·信号的带通欠采样 | 第15-18页 |
·多速率信号处理 | 第18-22页 |
·信号的正交分解及复调制 | 第22-24页 |
·数控振荡器 | 第24页 |
·本章小结 | 第24-25页 |
第3章 中频数字收发信机系统方案设计 | 第25-38页 |
·系统设计需求 | 第25页 |
·中频数字预失真方案设计 | 第25-33页 |
·功放的非线性特征 | 第26-28页 |
·基于查找表的数字预失真技术 | 第28-31页 |
·衡量预失真性能的指标 | 第31-32页 |
·中频数字预失真方案选择 | 第32-33页 |
·中频数字收发信机系统整体方案 | 第33-34页 |
·其它关键器件选取 | 第34-37页 |
·本章小结 | 第37-38页 |
第4章 中频数字收发信机系统实现 | 第38-53页 |
·A/D转换器采样速率的选取 | 第38页 |
·中频信号频点的选取 | 第38-39页 |
·关键器件电路设计及配置 | 第39-45页 |
·电源芯片 | 第39-40页 |
·接收链路A/D转换器 | 第40-41页 |
·预失真芯片 | 第41-43页 |
·D/A转换器 | 第43-44页 |
·反馈链路A/D转换器 | 第44页 |
·可编程逻辑器件 | 第44-45页 |
·FPGA逻辑设计 | 第45-52页 |
·逻辑上变频 | 第45-48页 |
·逻辑下变频 | 第48-49页 |
·接口转换模块 | 第49-52页 |
·本章小结 | 第52-53页 |
第5章 系统调试与性能测试 | 第53-61页 |
·逻辑程序的仿真及调试 | 第53-55页 |
·中频系统硬件调试 | 第55-56页 |
·性能测试结果 | 第56-60页 |
·本章小结 | 第60-61页 |
结论 | 第61-63页 |
参考文献 | 第63-67页 |
攻读硕士学位期间所发表的论文和取得的科研成果 | 第67-68页 |
致谢 | 第68页 |