摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第10-13页 |
1.1 研究背景与意义 | 第10页 |
1.2 ADC研究现状 | 第10-12页 |
1.3 论文研究主要内容 | 第12页 |
1.4 论文结构安排 | 第12-13页 |
第二章 模数转换器理论基础和设计环境 | 第13-27页 |
2.1 模数转换器的基本原理 | 第13页 |
2.2 ADC的性能参数 | 第13-17页 |
2.2.1 静态参数 | 第14-16页 |
2.2.2 动态参数 | 第16-17页 |
2.3 模数转换器ADC的主要结构与特点 | 第17-23页 |
2.3.1 全并行模数转换器 | 第18页 |
2.3.2 折叠型模数转换器 | 第18-19页 |
2.3.3 两步式模数转换器 | 第19-20页 |
2.3.4 内插式模数转换器 | 第20-21页 |
2.3.5 流水线型模数转换器 | 第21-22页 |
2.3.6 逐次逼近型模数转换器 | 第22页 |
2.3.7 单斜坡模数转换器 | 第22-23页 |
2.4 设计环境 | 第23页 |
2.5 Cadence软件基础简介 | 第23-26页 |
2.5.1 板级电路设计系统。 | 第24页 |
2.5.2 Alta系统级无线设计 | 第24-25页 |
2.5.3 逻辑设计与验证(LDV) | 第25页 |
2.5.4 时序驱动的深亚微米设计 | 第25-26页 |
2.5.5 全定制ic设计工具 | 第26页 |
2.6 小结 | 第26-27页 |
第三章 SINGLE-SLOPE ADC中主要电路的设计 | 第27-60页 |
3.1 双采样电路 | 第27-33页 |
3.1.1 MOSFET采样开关介绍 | 第28-29页 |
3.1.2 沟道电荷注入 | 第29-30页 |
3.1.3 时钟馈通 | 第30页 |
3.1.4 KT/C噪声 | 第30-31页 |
3.1.5 双采样电路设计 | 第31-33页 |
3.2 放大器电路的设计 | 第33-36页 |
3.2.1 放大器工作过程 | 第33-34页 |
3.2.2 电路参数的确定 | 第34-35页 |
3.2.3 放大器设计 | 第35-36页 |
3.3 比较器 | 第36-48页 |
3.3.1 比较器结构的确定 | 第36-37页 |
3.3.2 前置预放大锁存比较器的原理 | 第37-38页 |
3.3.3 前置预放大器的选取和设计 | 第38-41页 |
3.3.4 比较器性能 | 第41-42页 |
3.3.5 锁存器的设计 | 第42-45页 |
3.3.6 输出级电路设计 | 第45-46页 |
3.3.7 失调消除技术 | 第46-48页 |
3.4 斜坡发生器的设计 | 第48-57页 |
3.4.1 电流舵斜坡发生器工作原理 | 第48-49页 |
3.4.2 电流源阵列设计 | 第49-51页 |
3.4.3 开关电路和开关驱动电路 | 第51-52页 |
3.4.4 输出电路 | 第52-57页 |
3.5 二进制计数器 | 第57-59页 |
3.6 小结 | 第59-60页 |
第四章 基于CADENCE的电路设计与系统仿真测试 | 第60-87页 |
4.1 应用软件简介 | 第60-63页 |
4.1.1 Cadence软件简介 | 第60页 |
4.1.2 Verilog编程语言简介 | 第60-61页 |
4.1.3 Virtuoso与Calibre软件简介 | 第61页 |
4.1.4 软件设计电路流程 | 第61-63页 |
4.2 CDS电路仿真 | 第63-64页 |
4.3 放大器仿真 | 第64-73页 |
4.4 比较器的仿真 | 第73-79页 |
4.5 斜坡发生器的仿真 | 第79-83页 |
4.6 计数器仿真 | 第83-84页 |
4.7 ADC整体仿真测试 | 第84-86页 |
4.8 小结 | 第86-87页 |
第五章 模数转换器版图设计 | 第87-93页 |
5.1 混合信号电路的版图实现 | 第87-91页 |
5.1.1 布局规划 | 第87页 |
5.1.2 电源和接地问题 | 第87-88页 |
5.1.3 全差分设计 | 第88-90页 |
5.1.4 保护环 | 第90页 |
5.1.5 屏蔽 | 第90页 |
5.1.6 互连的其他考量 | 第90-91页 |
5.1.7 失效机制 | 第91页 |
5.2 整体版图 | 第91-92页 |
5.3 小结 | 第92-93页 |
第六章 总结与展望 | 第93-94页 |
致谢 | 第94-95页 |
参考文献 | 第95-98页 |