基于FPGA的符合18000-6C协议的RFID读写器基带及软件设计
摘要 | 第5-6页 |
ABSTRACT | 第6页 |
第一章 绪论 | 第9-15页 |
1.1 课题研究背景与意义 | 第9-10页 |
1.2 RFID技术国内外发展状况及趋势 | 第10-13页 |
1.2.1 国内外发展状况 | 第10-11页 |
1.2.2 RFID技术发展趋势 | 第11-12页 |
1.2.3 UHF RFID技术标准体系的发展 | 第12-13页 |
1.3 本文的主要内容与章节安排 | 第13-15页 |
第二章 18000-6C协议与读写器系统分析 | 第15-29页 |
2.1 ISO/IEC 18000-6C协议解析 | 第15-26页 |
2.1.1 物理层 | 第16-21页 |
2.1.2 标签识别层 | 第21-26页 |
2.2 读写器系统基本架构及工作原理 | 第26-27页 |
2.3 设计技术指标 | 第27页 |
2.4 本章小节 | 第27-29页 |
第三章 读写器数字基带系统设计 | 第29-49页 |
3.1 读写器数字基带系统发送链路设计 | 第29-35页 |
3.1.1 发送链路整体结构 | 第29-30页 |
3.1.2 PIE编码 | 第30-32页 |
3.1.3 升余弦滚降脉冲成型滤波器 | 第32-34页 |
3.1.4 Hilbert滤波器 | 第34-35页 |
3.1.5 CRC校验 | 第35页 |
3.2 读写器数字基带系统接收链路设计 | 第35-39页 |
3.2.1 接收链路整体结构 | 第36页 |
3.2.2 解码模块 | 第36-38页 |
3.2.3 FIR低通滤波 | 第38-39页 |
3.3 读写器软件设计 | 第39-46页 |
3.3.1 底层代码设计 | 第40-42页 |
3.3.2 协议处理模块软件设计 | 第42-46页 |
3.4 读写器系统控制模块原理 | 第46-48页 |
3.4.1 ARM Cortex-A9处理器介绍 | 第46-47页 |
3.4.2 AXI总线接.协议 | 第47-48页 |
3.5 本章小结 | 第48-49页 |
第四章 数字基带系统的实现 | 第49-73页 |
4.1 发送链路硬件实现 | 第49-57页 |
4.1.1 PIE编码模块 | 第49-51页 |
4.1.2 升余弦滚降及Hilbert滤波 | 第51-53页 |
4.1.3 CRC校验模块 | 第53-55页 |
4.1.4 发送控制状态机 | 第55-57页 |
4.2 接收链路硬件实现 | 第57-61页 |
4.2.1 解码实现 | 第57-60页 |
4.2.2 CRC校验实现 | 第60页 |
4.2.3 信道滤波器实现 | 第60-61页 |
4.2.4 接收控制状态机 | 第61页 |
4.3 读写器软件实现 | 第61-65页 |
4.3.1 盘存操作软件实现 | 第62-64页 |
4.3.2 读标签操作实现 | 第64-65页 |
4.4 数字基带系统FPGA实现 | 第65-72页 |
4.4.1 FPGA开发板介绍 | 第65-67页 |
4.4.2 系统FPGA实现 | 第67-72页 |
4.5 本章小结 | 第72-73页 |
第五章 UHF RFID读写器数字基带系统测试 | 第73-82页 |
5.1 FPGA测试方案 | 第73-74页 |
5.2 功能验证及测试结果 | 第74-81页 |
5.2.1 发送链路中各模块测试 | 第74-77页 |
5.2.2 接收链路中各模块测试 | 第77-79页 |
5.2.3 读写器与标签通信测试 | 第79-81页 |
5.3 本章小结 | 第81-82页 |
第六章 总结与展望 | 第82-84页 |
6.1 总结 | 第82页 |
6.2 展望 | 第82-84页 |
致谢 | 第84-85页 |
参考文献 | 第85-87页 |