致谢 | 第5-6页 |
摘要 | 第6-7页 |
ABSTRACT | 第7-8页 |
1 绪论 | 第11-15页 |
1.1 课题的研究背景和意义 | 第11-12页 |
1.2 国内外发展现状 | 第12-13页 |
1.3 本文主要研究内容 | 第13-15页 |
2 主电路结构及控制策略 | 第15-29页 |
2.1 主电路拓扑结构 | 第15-20页 |
2.1.1 输入、输出侧结构 | 第15-18页 |
2.1.2 功率模块拓扑结构 | 第18页 |
2.1.3 主电路拓扑优点 | 第18-20页 |
2.2 控制策略分析 | 第20-23页 |
2.2.1 单相PWM整流电路基本原理 | 第20-22页 |
2.2.2 功率模块整流侧双闭环控制策略分析 | 第22-23页 |
2.3 单极倍频载波移相SPWM调制技术 | 第23-28页 |
2.3.1 单极倍频SPWM原理 | 第23-25页 |
2.3.2 载波移相SPWM (CPS-SPWM) | 第25-28页 |
2.4 本章小结 | 第28-29页 |
3 主电路参数设计、设备选型与仿真验证 | 第29-43页 |
3.1 主电路参数设计 | 第29-33页 |
3.1.1 交流侧电感参数设计 | 第29-32页 |
3.1.2 直流侧二次滤波器的选择 | 第32页 |
3.1.3 直流侧支撑电容设计 | 第32-33页 |
3.2 硬件结构与器件选型 | 第33-40页 |
3.2.1 硬件结构 | 第33-36页 |
3.2.2 配套设备方案 | 第36-40页 |
3.3 仿真验证 | 第40-42页 |
3.4 本章小结 | 第42-43页 |
4 控制系统设计 | 第43-61页 |
4.1 控制系统 | 第43-45页 |
4.1.1 上位机控制系统与控制箱布局 | 第43-44页 |
4.1.2 下位机功率单元控制系统 | 第44-45页 |
4.2 主FPGA程序设计 | 第45-52页 |
4.2.1 AD芯片控制程序的设计 | 第46-47页 |
4.2.2 DSP数据锁存模块 | 第47-48页 |
4.2.3 脉冲板FPGA数据锁存模块 | 第48-49页 |
4.2.4 下位机命令传递子程序 | 第49-50页 |
4.2.5 主断路器合闸逻辑 | 第50-51页 |
4.2.6 调制波同步信号 | 第51页 |
4.2.7 系统中断时序 | 第51-52页 |
4.3 脉冲板FPGA程序设计 | 第52-53页 |
4.4 光纤通讯协议 | 第53-57页 |
4.4.1 光纤收发模块 | 第54页 |
4.4.2 数据帧格式 | 第54页 |
4.4.3 编码格式 | 第54-55页 |
4.4.4 数据帧定义 | 第55-57页 |
4.5 下位机CPLD与采样板CPLD程序设计 | 第57-59页 |
4.6 本章小结 | 第59-61页 |
5 小功率平台调试与结果分析 | 第61-71页 |
5.1 单个功率模块调试结果分析 | 第61-63页 |
5.2 单相级联调试结果分析 | 第63-64页 |
5.3 整机调试结果分析 | 第64-69页 |
5.4 本章小结 | 第69-71页 |
6 总结与展望 | 第71-73页 |
6.1 总结 | 第71页 |
6.2 今后工作展望 | 第71-73页 |
参考文献 | 第73-75页 |
附录A | 第75-76页 |
作者简历及攻读硕士学位期间取得的研究成果 | 第76-79页 |
学位论文数据集 | 第79页 |