首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--数字电路论文

高精度增量式Σ-ΔADC的研究与设计

摘要第4-5页
ABSTRACT第5页
第一章 绪论第8-14页
    1.1 课题研究背景第8-10页
    1.2 课题的研究意义第10页
    1.3 国内外研究进展第10-13页
        1.3.1 Σ-Δ ADC 的发展第10-12页
        1.3.2 增量式Σ-Δ ADC 的发展第12-13页
    1.4 本论文内容安排第13页
    1.5 本章小结第13-14页
第二章 Σ-ΔADC 概述第14-27页
    2.1 ADC 的性能参数第14-18页
        2.1.1 ADC 的静态参数第14-17页
        2.1.2 ADC 的动态参数第17-18页
    2.2 Σ-ΔADC 优点和关键技术第18-23页
        2.2.1 Σ-ΔADC 的优点第19-20页
        2.2.2 Σ-ΔADC 的关键技术第20-23页
    2.3 Σ-Δ ADC 的原理和结构第23-26页
    2.4 本章小结第26-27页
第三章 增量式Σ-ΔADC第27-47页
    3.1 增量式Σ-Δ ADC 的特点第27-28页
    3.2 一阶增量式Σ-Δ ADC第28-36页
        3.2.1 一阶增量式Σ-Δ ADC 的原理第28-33页
        3.2.2 提高增量式Σ-Δ ADC 精度的方法第33-36页
    3.3 二阶增量式Σ-Δ ADC第36-40页
    3.4 高阶增量式Σ-Δ ADC第40-46页
        3.4.1 三阶增量式Σ-Δ ADC第40-43页
        3.4.2 缩放系数的确定第43-46页
    3.5 本章小结第46-47页
第四章 增量式Σ-ΔADC 的非理想因素第47-57页
    4.1 输入信号噪声第47-48页
    4.2 开关噪声第48-51页
    4.3 积分器的非理想因素第51-56页
        4.3.1 运放的有限直流增益第52-54页
        4.3.2 运放的有限带宽和压摆率第54页
        4.3.3 运放的失调误差第54-56页
    4.4 时钟抖动误差第56页
    4.5 本章小结第56-57页
第五章 电池组监测芯片中 ADC 的设计第57-72页
    5.1 ADC 的设计指标第57-58页
    5.2 ADC 的结构第58-61页
    5.3 电路结构的设计第61-67页
        5.3.1 运放的设计第61-63页
        5.3.2 比较的设计第63-66页
        5.3.3 反馈 DAC 的设计第66-67页
        5.3.4 两相不交叠时钟的设计第67页
    5.4 失调误差的消除第67-69页
    5.5 电路仿真结果第69-70页
    5.6 调制器版图的设计第70-71页
    5.7 本章小结第71-72页
第六章 总结与展望第72-74页
    6.1 总结第72-73页
    6.2 展望第73-74页
参考文献第74-77页
发表论文和参加科研情况说明第77-78页
致谢第78页

论文共78页,点击 下载论文
上一篇:适用于3G/4G移动通信发射机的可变带宽低通滤波器设计
下一篇:基于Rod-Coating技术制备大面积碳基柔性透明导电薄膜及其交流电致发光器件