示波器混合触发系统设计
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-14页 |
1.1 研究背景与意义 | 第10-11页 |
1.2 国内外发展趋势与现状 | 第11-13页 |
1.3 课题任务与本文主要工作 | 第13-14页 |
第二章 硬件系统总体设计 | 第14-22页 |
2.1 总体设计 | 第14-15页 |
2.2 触发系统设计 | 第15-19页 |
2.3 高清视频触发模块 | 第19-20页 |
2.4 采集触发同步控制设计 | 第20-21页 |
2.5 本章小结 | 第21-22页 |
第三章 触发系统设计 | 第22-47页 |
3.1 触发系统电路设计 | 第22-28页 |
3.1.1 触发通道设计 | 第23-25页 |
3.1.2 触发比较电路 | 第25-28页 |
3.2 混合触发信号产生 | 第28-42页 |
3.2.1 高速混合触发技术 | 第28-30页 |
3.2.2 混合触发信号检测 | 第30-42页 |
3.3 触发控制模块设计 | 第42-46页 |
3.3.1 触发与存储控制 | 第42-44页 |
3.3.2 触发释抑和触发模式 | 第44-46页 |
3.4 本章小结 | 第46-47页 |
第四章 高清视频触发模块 | 第47-54页 |
4.1 视频信号概述 | 第47页 |
4.2 高清视频触发原理 | 第47-53页 |
4.2.1 高清视频解码电路 | 第48-50页 |
4.2.2 视频触发信号产生 | 第50-53页 |
4.3 本章小结 | 第53-54页 |
第五章 采集触发同步控制设计 | 第54-68页 |
5.1 触发同步控制 | 第54-59页 |
5.1.1 等效采样原理 | 第54-55页 |
5.1.2 等效采样脉冲展宽电路 | 第55-56页 |
5.1.3 触发点硬件定位方法 | 第56-59页 |
5.2 触发时序控制 | 第59-67页 |
5.2.1 LVDS接收机原理 | 第60-61页 |
5.2.2 数据接收与恢复 | 第61-63页 |
5.2.3 触发同步接收技术 | 第63-67页 |
5.3 本章小结 | 第67-68页 |
第六章 硬件系统的调试与测试 | 第68-75页 |
6.1 硬件系统调试 | 第68-69页 |
6.2 FPGA设计与验证 | 第69-70页 |
6.3 调试问题及解决办法 | 第70-71页 |
6.4 系统功能性验证 | 第71-75页 |
第七章 结束语 | 第75-77页 |
7.1 本课题主要贡献 | 第75-76页 |
7.2 工作展望 | 第76-77页 |
致谢 | 第77-78页 |
参考文献 | 第78-80页 |
攻硕期间研究成果 | 第80-81页 |
附录 | 第81-82页 |