摘要 | 第1-5页 |
ABSTRACT | 第5-10页 |
第1章 绪论 | 第10-16页 |
·本文的研究背景 | 第10-13页 |
·微处理器的发展趋势 | 第10-11页 |
·多核高速缓存设计所面临的挑战 | 第11-12页 |
·当前主流的高速缓存管理技术 | 第12-13页 |
·本文的主要贡献 | 第13-15页 |
·本文的组织结构 | 第15-16页 |
第2 章高速缓存管理策略研究背景 | 第16-26页 |
·高速缓存的介绍 | 第16-17页 |
·高速缓存的设计架构 | 第17-19页 |
·高速缓存层次设计结构 | 第17页 |
·二级高速缓存的设计方案 | 第17-19页 |
·高速缓存管理策略研究现状 | 第19-21页 |
·高速缓存性能优化 | 第21-24页 |
·降低高速缓存中的冲突性缺失 | 第22页 |
·增加高速缓存的容量利用率 | 第22-23页 |
·减少多核处理器中的一致性缺失 | 第23-24页 |
·本章小结 | 第24-26页 |
第3章 消除低重用块和预测访问间隔的Cache 管理策略 | 第26-40页 |
·引言 | 第26-27页 |
·背景 | 第27-28页 |
·低效用块消除和访问间隔预测Cache 管理策略 | 第28-34页 |
·ELRRIP 硬件结构 | 第28-29页 |
·静态ELRRIP 策略(SELRRIP) | 第29页 |
·上一级Cache 低重用块感知 | 第29页 |
·数据插入策略 | 第29页 |
·数据提升策略 | 第29页 |
·淘汰策略 | 第29-31页 |
·SELRRIP 的运行实例 | 第31-33页 |
·动态ELRRIP 策略(DELRRIP) | 第33-34页 |
·性能评价方法以及评价指标 | 第34-35页 |
·性能评价方法 | 第34-35页 |
·性能评价指标 | 第35页 |
·试验结果及分析 | 第35-39页 |
·性能加速比 | 第35-38页 |
·对Cache 容量的敏感度分析 | 第38-39页 |
·硬件开销分析 | 第39页 |
·结论 | 第39-40页 |
第4 章分治线程感知Cache 管理策略 | 第40-52页 |
·引言 | 第40-41页 |
·背景 | 第41-43页 |
·多核平台下的负载行为特性 | 第41-42页 |
·高速缓存管理策略 | 第42-43页 |
·分治线程感知Cache 管理策略 | 第43-46页 |
·分治策略框架 | 第43-44页 |
·负载类型感知算法 | 第44页 |
·负载管理策略选择 | 第44-45页 |
·TADC 运行实例 | 第45-46页 |
·实验方法 | 第46-47页 |
·实验结果及其分析 | 第47-50页 |
·阀值分析 | 第47-48页 |
·吞吐量分析 | 第48-49页 |
·可扩放性分析 | 第49页 |
·硬件开销 | 第49-50页 |
·本章小结 | 第50-52页 |
第5章 全文总结及未来展望 | 第52-56页 |
·全文总结 | 第52-53页 |
·未来工作展望 | 第53-56页 |
参考文献 | 第56-62页 |
致谢 | 第62-64页 |
在读期间发表的学术论文与取得的研究成果 | 第64-66页 |
在读期间参与的科研项目 | 第66页 |