基于FPGA的龙芯防火墙设计与实现
摘要 | 第4-5页 |
Abstract | 第5页 |
第一章 绪论 | 第11-21页 |
1.1 研究背景与意义 | 第11-13页 |
1.2 研究具体内容 | 第13-17页 |
1.2.1 防火墙技术应用 | 第13-14页 |
1.2.2 龙芯防火墙应用 | 第14-16页 |
1.2.3 FPGA技术应用 | 第16-17页 |
1.3 本文主要研究内容 | 第17-21页 |
1.3.1 本文的研究贡献 | 第17-18页 |
1.3.2 本文主要研究内容 | 第18-21页 |
第二章 防火墙相关技术研究 | 第21-41页 |
2.1 防火墙架构研究 | 第21-31页 |
2.1.1 通用X86架构 | 第22-23页 |
2.1.2 MIPS架构/龙芯 | 第23-28页 |
2.1.3 网络处理器架构 | 第28-29页 |
2.1.4 ASIC/FPGA架构 | 第29-31页 |
2.2 FPGA网络加速技术研究 | 第31-38页 |
2.2.1 FPGA技术发展现状 | 第31-34页 |
2.2.2 FPGA网安应用架构 | 第34-36页 |
2.2.3 FPGA架构的合理性 | 第36-38页 |
2.3 本章小结 | 第38-41页 |
第三章 双路龙芯防火墙的设计实现 | 第41-59页 |
3.1 单路龙芯防火墙简介 | 第41-43页 |
3.1.1 单路防火墙平台结构 | 第41-43页 |
3.1.2 单路防火墙平台性能 | 第43页 |
3.2 双路龙芯防火墙架构设计 | 第43-46页 |
3.3 双路防火墙系统的实现 | 第46-58页 |
3.3.1 双路平台升级具体实现 | 第46-48页 |
3.3.2 双路平台迁移工作流程 | 第48-54页 |
3.3.3 双路平台功能验证 | 第54-57页 |
3.3.4 双路平台性能验证 | 第57-58页 |
3.4 本章小结 | 第58-59页 |
第四章 基于FPGA的龙芯防火墙设计和实现 | 第59-81页 |
4.1 FPGA龙芯防火墙系统框架设计 | 第59-60页 |
4.2 FPGA龙芯防火墙关键技术设计 | 第60-65页 |
4.2.1 FPGA硬件数据流处理 | 第60-62页 |
4.2.2 五元组数据流处理 | 第62-63页 |
4.2.3 零拷贝加速设计 | 第63-65页 |
4.3 FPGA龙芯防火墙的关键技术实现 | 第65-76页 |
4.3.1 控制平面技术实现 | 第66-68页 |
4.3.2 数据平面技术实现 | 第68-73页 |
4.3.3 状态包过滤技术实现 | 第73-76页 |
4.4 性能评测 | 第76-80页 |
4.4.1 防火墙性能测试标准 | 第76-77页 |
4.4.2 FPGA龙芯防火墙测试简述 | 第77-78页 |
4.4.3 FPGA龙芯防火墙测试结论 | 第78-80页 |
4.5 本章小结 | 第80-81页 |
第五章 结论与展望 | 第81-83页 |
5.1 本文工作总结 | 第81-82页 |
5.2 下一步工作展望 | 第82-83页 |
参考文献 | 第83-87页 |
致谢 | 第87-89页 |
个人简历、在学期间发表的论文与研究成果 | 第89页 |