龙芯3A环境下的EJTAG调试技术
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
1 绪论 | 第7-10页 |
1.1 课题的背景及意义 | 第7-8页 |
1.2 国内外研究状况 | 第8-9页 |
1.3 论文研究内容 | 第9-10页 |
2 基础理论 | 第10-20页 |
2.1 龙芯 3A 介绍 | 第10-11页 |
2.2 EJTAG 介绍 | 第11-12页 |
2.3 调试模式 | 第12页 |
2.4 边界扫描 | 第12-13页 |
2.5 TAP 原理 | 第13-15页 |
2.6 TAP 指令 | 第15-16页 |
2.7 多核处理 | 第16-17页 |
2.8 GDB 远程串行协议 | 第17-19页 |
2.9 本章小结 | 第19-20页 |
3 系统结构 | 第20-23页 |
3.1 调试系统模块结构 | 第20页 |
3.2 EJTAG 调试模块结构 | 第20-22页 |
3.3 本章小结 | 第22-23页 |
4 指令级调试 | 第23-49页 |
4.1 EJTAG 底层设计 | 第24-28页 |
4.2 EJTAG 高级功能设计 | 第28-48页 |
4.3 本章小结 | 第48-49页 |
5 源码级调试 | 第49-60页 |
5.1 SERVER端与EPDB的通信 | 第49-50页 |
5.2 SERVER端设计 | 第50-53页 |
5.3 EPDB端的设计 | 第53-59页 |
5.4 本章小结 | 第59-60页 |
6 总结与展望 | 第60-61页 |
致谢 | 第61-62页 |
参考文献 | 第62-64页 |