一种支持SD3.0协议的SD卡控制器实现与验证
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
符号对照表 | 第12-13页 |
缩略语对照表 | 第13-16页 |
第一章 绪论 | 第16-20页 |
1.1 论文研究背景及意义 | 第16页 |
1.2 论文研究目的 | 第16-17页 |
1.3 国内外研究状况 | 第17-18页 |
1.4 论文结构 | 第18-20页 |
第二章 SD3.0 协议简介 | 第20-30页 |
2.1 SD卡简介 | 第20-25页 |
2.1.1 SD卡接口与内部寄存器 | 第20-22页 |
2.1.2 SD总线协议 | 第22-25页 |
2.2 SD卡工作模式 | 第25-27页 |
2.2.1 卡识别模式 | 第25-26页 |
2.2.2 数据传输模式 | 第26-27页 |
2.3 UHS-I卡 | 第27-29页 |
2.3.1 UHS-I卡速度模式 | 第27-28页 |
2.3.2 UHS-I卡类型 | 第28页 |
2.3.3 UHS-I卡系统结构 | 第28-29页 |
2.4 本章总结 | 第29-30页 |
第三章 SD卡控制器设计 | 第30-54页 |
3.1 SD卡控制器功能 | 第30页 |
3.2 SD卡控制器结构 | 第30-31页 |
3.3 SD卡控制器接口信号描述 | 第31-33页 |
3.4 总线接口单元 | 第33-41页 |
3.4.1 内部寄存器模块 | 第33-38页 |
3.4.2 状态控制模块 | 第38-40页 |
3.4.3 时钟调制模块 | 第40-41页 |
3.4.4 DMA模块 | 第41页 |
3.5 卡接口单元 | 第41-47页 |
3.5.1 命令控制模块 | 第41-43页 |
3.5.2 数据控制模块 | 第43-46页 |
3.5.3 卡控制模块 | 第46-47页 |
3.6 跨时钟域同步逻辑单元 | 第47-48页 |
3.7 RAM接口单元 | 第48-52页 |
3.8 本章总结 | 第52-54页 |
第四章 SD卡控制器重点模块设计 | 第54-68页 |
4.1 时钟调制模块 | 第54-62页 |
4.1.1 时钟调制的原因 | 第54页 |
4.1.2 时钟调制命令CMD19 | 第54-56页 |
4.1.3 时钟调制流程 | 第56-57页 |
4.1.4 时钟调制模块设计 | 第57-62页 |
4.2 DMA模块设计 | 第62-67页 |
4.2.1 SDMA模式 | 第62-63页 |
4.2.2 ADMA模式 | 第63-67页 |
4.3 本章总结 | 第67-68页 |
第五章 SD卡控制器功能验证 | 第68-87页 |
5.1 SD卡控制器模块级验证 | 第68-80页 |
5.1.1 验证流程 | 第68-69页 |
5.1.2 模块级验证平台搭建 | 第69-73页 |
5.1.3 模块级仿真典型用例及分析 | 第73-80页 |
5.2 SD卡控制器系统级验证 | 第80-85页 |
5.2.1 系统级虚拟验证平台搭建 | 第80-82页 |
5.2.2 验证环境 | 第82页 |
5.2.3 系统级仿真典型用例及分析 | 第82-85页 |
5.3 本章总结 | 第85-87页 |
第六章 总结与展望 | 第87-90页 |
6.1 总结 | 第87页 |
6.2 展望 | 第87-90页 |
参考文献 | 第90-92页 |
致谢 | 第92-94页 |
作者简介 | 第94-95页 |