基于FPGA的高精度相位可控DDS的设计与实现
摘要 | 第1-5页 |
Abstract | 第5-10页 |
1 绪论 | 第10-15页 |
·频率合成技术的发展状况 | 第10-12页 |
·直接模拟频率合成 | 第10页 |
·锁相频率合成 | 第10-11页 |
·直接数字频率合成 | 第11-12页 |
·DDS的应用 | 第12-13页 |
·基于FPGA实现DDS系统的解决方案 | 第13-14页 |
·本文研究的主要内容与结构 | 第14-15页 |
2 直接数字频率合成器的理论分析 | 第15-30页 |
·DDS的基本原理 | 第15-18页 |
·DDS的基本结构 | 第18-24页 |
·相位累加器 | 第18-20页 |
·波形存储器 | 第20-21页 |
·数模转换器 | 第21-23页 |
·低通滤波器 | 第23-24页 |
·频率合成技术的性能指标 | 第24-25页 |
·DDS杂散源分析 | 第25-28页 |
·相位截断误差分析 | 第25-26页 |
·幅度量化误差分析 | 第26-27页 |
·DAC转换误差分析 | 第27-28页 |
·本章小节 | 第28-30页 |
3 基于FPGA的DDS的设计 | 第30-50页 |
·FPGA简述 | 第30-34页 |
·FPGA的选择 | 第30-31页 |
·Spartan-3AN的结构与特点 | 第31-32页 |
·FPGA的设计流程 | 第32-34页 |
·DDS的模块化设计 | 第34-43页 |
·相位累加器模块设计 | 第34-35页 |
·波形存储器模块设计 | 第35-42页 |
·频率控制器模块设计 | 第42-43页 |
·相位控制器 | 第43页 |
·NCO各个电路模块仿真 | 第43-47页 |
·相位累加器仿真 | 第43-44页 |
·象限选择器仿真 | 第44页 |
·符号取反器仿真 | 第44-45页 |
·频率控制器仿真 | 第45-46页 |
·相位控制器仿真 | 第46页 |
·NCO仿真 | 第46-47页 |
·频谱分析 | 第47-49页 |
·本章小结 | 第49-50页 |
4 高精度DDS硬件电路设计 | 第50-64页 |
·硬件电路总体方案 | 第50页 |
·铷钟信号输入电路设计 | 第50-52页 |
·倍频电路设计 | 第52-53页 |
·FPGA外围电路设计 | 第53-54页 |
·DAC电路设计 | 第54-56页 |
·滤波电路设计 | 第56-61页 |
·输出驱动电路设计 | 第61-63页 |
·本章小节 | 第63-64页 |
5 DDS的实现与测试 | 第64-69页 |
·DDS的实现 | 第64页 |
·测试与结果分析 | 第64-68页 |
·输出电平 | 第65页 |
·频率分辨率 | 第65-66页 |
·谐波与杂散 | 第66-67页 |
·功耗 | 第67-68页 |
·本章小节 | 第68-69页 |
6 总结与展望 | 第69-71页 |
·总结 | 第69页 |
·展望 | 第69-71页 |
附录 1:DDS数控部分原理图 | 第71-72页 |
参考文献 | 第72-75页 |
攻读硕士期间发表的论文及所取得的研究成果 | 第75-76页 |
致谢 | 第76-77页 |