| 摘要 | 第1-6页 |
| Abstract | 第6-7页 |
| 目录 | 第7-11页 |
| 图目录 | 第11-14页 |
| 表目录 | 第14-15页 |
| 第1章 绪论 | 第15-19页 |
| ·研究背景及意义 | 第15-16页 |
| ·国内外研究现状 | 第16-17页 |
| ·论文的主要工作及内容 | 第17-19页 |
| 第2章 基于 DRFM 的雷达有源标校设备基本原理 | 第19-34页 |
| ·雷达有源标校设备概述 | 第19-21页 |
| ·基于多相滤波器结构的信道分离与合成的基本原理 | 第21-28页 |
| ·均匀数字滤波器组 | 第21-23页 |
| ·均匀数字滤波器组的信道划分方法 | 第23-25页 |
| ·均匀数字滤波器组的多相结构 | 第25-28页 |
| ·标校雷达原理 | 第28-32页 |
| ·基本原理 | 第28-29页 |
| ·标校信号产生原理 | 第29-30页 |
| ·实现方法 | 第30-32页 |
| ·本章小结 | 第32-34页 |
| 第3章 基于 DRFM 的雷达有源标校设备的系统设计 | 第34-40页 |
| ·系统功能和技术指标 | 第34-35页 |
| ·系统功能要求 | 第34页 |
| ·系统技术指标 | 第34-35页 |
| ·系统工作流程图 | 第35-36页 |
| ·系统设计 | 第36-39页 |
| ·系统总体设计 | 第36页 |
| ·系统技术解决措施 | 第36-39页 |
| ·接收自动增益控制 | 第36-38页 |
| ·自适应检测门限生成 | 第38-39页 |
| ·本章小结 | 第39-40页 |
| 第4章 基于 DRFM 的雷达有源标校设备的系统实现 | 第40-83页 |
| ·系统硬件电路设计与实现 | 第40-56页 |
| ·系统硬件组成 | 第40-41页 |
| ·ADC 电路设计 | 第41-44页 |
| ·ADC 芯片选型 | 第41页 |
| ·ADC 与 FPGA 的接口设计 | 第41-43页 |
| ·ADC 的同步设计 | 第43-44页 |
| ·模拟信号输入电路 | 第44页 |
| ·DAC 电路设计 | 第44-46页 |
| ·DAC 芯片选型 | 第44-45页 |
| ·DAC 与 FPGA 的接口设计 | 第45-46页 |
| ·模拟信号输出电路 | 第46页 |
| ·时钟分配电路设计 | 第46-49页 |
| ·芯片选型 | 第46页 |
| ·时钟同步方式实现 | 第46-47页 |
| ·FPGA 与 AD9516 接口设计 | 第47-48页 |
| ·时钟信号接口 | 第48-49页 |
| ·FPGA 电路设计 | 第49-53页 |
| ·FPGA 芯片选型 | 第49-51页 |
| ·FPGA 的 IO BANK 分配 | 第51页 |
| ·FPGA 配置电路设计 | 第51-53页 |
| ·DSP 电路设计 | 第53-56页 |
| ·DSP 芯片选型 | 第53页 |
| ·DSP 外围电路设计 | 第53-54页 |
| ·FPGA 与 DSP 接口设计 | 第54-56页 |
| ·FPGA 软件设计与实现 | 第56-69页 |
| ·FPGA 软件设计概述 | 第56-57页 |
| ·FPGA 子模块设计 | 第57-69页 |
| ·信道分离模块 | 第57-59页 |
| ·多相滤波模块 | 第58-59页 |
| ·IFFT 模块 | 第59页 |
| ·接收通道衰减量控制模块 | 第59-60页 |
| ·信号检测模块 | 第60-62页 |
| ·幅度提取模块 | 第60页 |
| ·自适应门限生成模块 | 第60-61页 |
| ·过门限检测模块 | 第61页 |
| ·频率测量模块 | 第61-62页 |
| ·采集波门控制模块 | 第62-63页 |
| ·调制数据存储模块 | 第63页 |
| ·标校信息调制模块 | 第63-64页 |
| ·信道合成模块 | 第64-66页 |
| ·FFT 模块 | 第64-65页 |
| ·多相滤波模块 | 第65-66页 |
| ·GPS 授时模块 | 第66-69页 |
| ·DSP 软件设计与实现 | 第69-78页 |
| ·DSP 软件设计概述 | 第69-70页 |
| ·子模块设计 | 第70-78页 |
| ·标校目标初始参数转换计算模块 | 第70-72页 |
| ·标校设备相对标校雷达位置计算 | 第72页 |
| ·PRT 任务处理模块 | 第72-76页 |
| ·天线主瓣方向计算 | 第73-74页 |
| ·标校调制信息计算 | 第74-76页 |
| ·标校目标调制数据存储上传模块 | 第76页 |
| ·GPS 任务模块 | 第76-78页 |
| ·标校分析软件 | 第78-82页 |
| ·本章小结 | 第82-83页 |
| 第5章 系统测试 | 第83-91页 |
| ·硬件关键器件性能测试 | 第83-87页 |
| ·测试仪器 | 第83页 |
| ·测试示意图 | 第83页 |
| ·ADC 性能测试 | 第83-85页 |
| ·DAC 性能测试 | 第85-86页 |
| ·FPGA、DSP 程序自加载功能 | 第86-87页 |
| ·标校功能测试 | 第87-90页 |
| ·本章小结 | 第90-91页 |
| 第6章 结束语 | 第91-92页 |
| 参考文献 | 第92-94页 |
| 攻读学位期间发表论文 | 第94-95页 |
| 致谢 | 第95-96页 |
| 附录 A | 第96页 |