并行处理技术在通信系统中的应用研究
致谢 | 第1-6页 |
中文摘要 | 第6-7页 |
ABSTRACT | 第7-14页 |
1 引言 | 第14-20页 |
·LTE的发展背景及技术特征 | 第14-15页 |
·LTE系统面临的问题 | 第15-16页 |
·并行处理技术 | 第16-18页 |
·多核并行技术 | 第16-17页 |
·GPU并行技术 | 第17-18页 |
·论文安排 | 第18-20页 |
2 并行数据处理技术 | 第20-34页 |
·多核并行计算技术 | 第20-27页 |
·多核CPU硬件架构介绍 | 第20-21页 |
·SMT与超线程技术 | 第21-22页 |
·加速性能参数 | 第22页 |
·基于Win32 API的多线程编程 | 第22-24页 |
·基于OpenMP的多线程编程 | 第24-27页 |
·GPU并行计算技术 | 第27-32页 |
·系统需求配置 | 第27-29页 |
·CUDA运算平台 | 第29-30页 |
·CUDA编程模型 | 第30-32页 |
·本章小结 | 第32-34页 |
3 搭建基于IT++的LTE下行链路级仿真平台 | 第34-56页 |
·LTE下行链路级仿真概述 | 第34-35页 |
·基带信号的编码与交织 | 第35-41页 |
·CRC校验 | 第36-37页 |
·码块分割 | 第37页 |
·速率匹配 | 第37-41页 |
·加扰和调制 | 第41-43页 |
·信号加扰 | 第41-42页 |
·信号调制 | 第42-43页 |
·时隙结构和物理资源映射 | 第43-46页 |
·无线帧结构 | 第43-44页 |
·资源栅格和资源粒子 | 第44-46页 |
·OFDM系统处理 | 第46页 |
·基于IT++的LTE链路仿真平台 | 第46-54页 |
·IT++平台仿真LTE研究意义 | 第46-47页 |
·IT++软件平台简介 | 第47-48页 |
·搭建IT++软件平台 | 第48-51页 |
·IT++平台下LTE链路仿真参数设计 | 第51-52页 |
·仿真性能分析 | 第52-54页 |
·本章小结 | 第54-56页 |
4 常用基带算法并行设计与实现 | 第56-86页 |
·多核并行处理FFT算法 | 第56-66页 |
·DFT算法 | 第56-58页 |
·DIT的基-2 FFT算法 | 第58-61页 |
·多核并行FFT处理 | 第61-63页 |
·性能评估 | 第63-66页 |
·多核Viterbi译码算法 | 第66-73页 |
·咬尾卷积编码 | 第66-67页 |
·Viterbi译码算法原理 | 第67-69页 |
·多核并行Viterbi译码算法 | 第69-71页 |
·性能评估 | 第71-73页 |
·GPU和多核分别实现OFDM模块 | 第73-83页 |
·Fourier矩阵方式实现IFFT | 第74-76页 |
·串行执行IFFT算法 | 第76-78页 |
·多核并行IDFT算法 | 第78-79页 |
·GPU实现IDFT算法 | 第79-82页 |
·性能评估 | 第82-83页 |
·本章小结 | 第83-86页 |
5 总结与展望 | 第86-88页 |
·总结 | 第86-87页 |
·展望 | 第87-88页 |
参考文献 | 第88-90页 |
作者简历 | 第90-94页 |
学位论文数据集 | 第94页 |