多码率LDPC码编译码器的FPGA实现
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 1 绪论 | 第8-13页 |
| ·LDPC码概述 | 第8-9页 |
| ·LDPC码的实现与应用 | 第9-11页 |
| ·论文的主要内容安排 | 第11-13页 |
| 2 LDPC码的基本概念及编译码算法 | 第13-26页 |
| ·LDPC码的基本概念 | 第13-15页 |
| ·LDPC码编译码算法 | 第15-19页 |
| ·近似下三角形式的编码算法 | 第15-16页 |
| ·简化Efficient编码算法 | 第16-17页 |
| ·TPMP算法 | 第17-18页 |
| ·分层译码算法 | 第18-19页 |
| ·改进译码算法 | 第19-26页 |
| ·两种改进译码算法 | 第19-20页 |
| ·改进归一化最小和算法的性能仿真 | 第20-21页 |
| ·改进分层译码算法的性能仿真 | 第21-22页 |
| ·两种改进算法的性能比较 | 第22-23页 |
| ·译码器参数的选择 | 第23-26页 |
| 3 LDPC码编译码器的FPGA实现 | 第26-43页 |
| ·硬件实现平台 | 第26-27页 |
| ·LDPC码编码器的实现 | 第27-34页 |
| ·LDPC码编和器整体结构 | 第27-28页 |
| ·校验码元计算模块 | 第28-31页 |
| ·存储单元模块 | 第31-32页 |
| ·控制单元模块 | 第32-33页 |
| ·输出模块 | 第33-34页 |
| ·可重配置LDPC码编码器的实现 | 第34页 |
| ·LDPC码译码器的实现 | 第34-43页 |
| ·LDPC码译码器整体结构 | 第35页 |
| ·计算单元模块 | 第35-39页 |
| ·存储单元模块 | 第39页 |
| ·控制单元模块 | 第39-41页 |
| ·输出模块 | 第41-43页 |
| 4 FPGA功能验证及性能评估 | 第43-57页 |
| ·编码器功能验证和性能评估 | 第43-50页 |
| ·功能验证 | 第43-47页 |
| ·性能评估 | 第47-50页 |
| ·译码器功能验证与性能评估 | 第50-57页 |
| ·功能验证 | 第50-53页 |
| ·性能评估 | 第53-57页 |
| 结论 | 第57-58页 |
| 参考文献 | 第58-62页 |
| 攻读硕士学位期间发表学术论文情况 | 第62-63页 |
| 致谢 | 第63-64页 |