摘要 | 第1-5页 |
ABSTRACT | 第5-7页 |
目录 | 第7-11页 |
第一章 绪论 | 第11-17页 |
·课题设计的背景 | 第11-15页 |
·三维谱激电技术 | 第11-12页 |
·国内外电法发送机的现状及存在问题 | 第12-13页 |
·FPGA的发展与应用现状 | 第13-14页 |
·FPGA在国内外电磁法仪器中的应用现状 | 第14-15页 |
·课题研究的目的及意义 | 第15页 |
·论文的主要工作 | 第15-16页 |
·论文的结构安排 | 第16-17页 |
第二章 现场可编程门阵列(FPGA)简介 | 第17-20页 |
·FPGA结构简述 | 第17-18页 |
·主流FPGA介绍 | 第18-19页 |
·设计选型 | 第19-20页 |
第三章 FPGA在智能谱激电发送机系统中的应用 | 第20-53页 |
·基于FPGA同步波形控制信号产生电路的发送机设计方案 | 第20-21页 |
·电法勘探发送机的结构原理 | 第20页 |
·发送机整体设计方案 | 第20-21页 |
·同步波形控制信号产生电路设计 | 第21-22页 |
·FPGA内部电路结构与功能 | 第22-23页 |
·DCM时钟管理模块 | 第23-26页 |
·系统时钟频率配置 | 第23-25页 |
·DCM复位单元 | 第25-26页 |
·同步分频与波形产生模块 | 第26-32页 |
·同步单元设计 | 第27-29页 |
·波形数据存储器 | 第29-32页 |
·PicoBlaze软核微处理器模块 | 第32-37页 |
·PicoBlaze接口设计 | 第33-36页 |
·PicoBlaze程序设计 | 第36-37页 |
·通讯模块 | 第37-41页 |
·SPI接收和发送单元 | 第38-41页 |
·UART接收和发送单元 | 第41页 |
·死区时间模块 | 第41-43页 |
·死区时间产生电路设计 | 第42-43页 |
·时间计数单元的设计 | 第43页 |
·波形控制信号输出模块 | 第43-44页 |
·设计实现与测试 | 第44-53页 |
·单板测试 | 第44-49页 |
·主要性能指标 | 第49页 |
·联机测试 | 第49-52页 |
·野外应用 | 第52-53页 |
第四章 FPGA在智能谱激电接收机系统中的应用 | 第53-64页 |
·基于FPGA多通道扩展的数据采集系统设计方案 | 第53-54页 |
·CS5376A抽取滤波器 | 第54-57页 |
·FPGA内部电路结构与功能 | 第57页 |
·PicoBlaze微处理器模块 | 第57-59页 |
·高速串口数据传输模块 | 第59-61页 |
·高速串口接收单元 | 第59-60页 |
·高速串口发送单元 | 第60-61页 |
·通信模块 | 第61页 |
·仿真验证 | 第61-64页 |
第五章 总结与建议 | 第64-66页 |
·总结 | 第64-65页 |
·建议 | 第65-66页 |
参考文献 | 第66-70页 |
致谢 | 第70-71页 |
硕士生期间的研究成果和参加科研情况 | 第71页 |